NICE协处理器 赛题要求: 对蜂鸟E203 RISC-V内核进行运算算子(譬如加解密算法、浮点运算、矢量运算等)的扩展,可通过NICE协处理器接口进行添加,也可直接实现RISC-V指令子集(譬如P扩展、F/D扩展、V扩展、B扩展、K扩展等) 对于采用NICE协处理器接口进行的扩展实现,需要
SM4密码算法是国家密码管理局正式的《祖冲之序列密码算法》等6项密码行业标准之一。本项目基于开源E203处理器在FPGA开发板上对国产密码算法SM4算法进行实现和优化,并实现了对字符串的加密与解密。 ” 杯赛题目:基于蜂鸟E203 RISC-V处理器内核的SoC设计 参赛要求:研究生组/本科生组 赛题内容: 基于芯来科技的开源蜂鸟E...
2023年,集创赛处理器设计应用赛道—芯来RISC-V杯继续出发,为有志于投身芯时代弄潮儿带来前沿科技的工程赛题---蜂鸟E203 RISC-V内核的优化、扩展及应用。参赛者基于蜂鸟E203 RISC-V内核的现有实现进行一定性能优化,以及扩展运算算子进行算力的提升,更深层次理解指令集架
其它RISC架构的嵌入式CPU也有着不俗的表现。 而蜂鸟E203处理器内核就是用RISC-V架构下设计的开源内核之一,由芯来科技设计并开源的产品,以下是一些公开的资料: 1.蜂鸟线上文档 >https://doc.nucleisys.com/hbirdv2/ 里面包含着一些蜂鸟E203内核的模块,层次结构,流水线结构,些可配置模块和对应的SOC外设接口(SPI,I...
蜂鸟E203作为数不多的国内作者开发的RISC-V内核开源处理器,非常适合处理器设计的初学者学习入门。不过今天我们的重点并不是它的逻辑设计和软件开发,而是逻辑综合。不同于其自带文档和环境中的在FPGA上低速时钟下的综合,我将按照ASIC设计方法中的综合流程,将时钟频率调高来尝试把它综合出来并尽量能在后端流程中把它...
并且由于开源的蜂鸟E203 MCU SoC的 “FPGA烧写文件(mcs格式)”会上传到: https://github.com/SI-RISCV/e200_opensource/tree/master/fpga/nucleikit/prebuilt_mcs 目录下,用户可以随时重新烧写此FPGA板将其恢复成为预装的MCU嵌入式开发板。 2.2 FPGA开发板的购买途径 ...
由于编译软件程序需要使用到GNU 工具链,假设使用完整的 riscv-tools 来自己编译 GNU 工具链则费 时...
指导老师:王玲玲解决:为解决蜂鸟e203移植A7lite-100T时时钟信号与复位信号不一致,IP核出现未知情况。 第一步: 我们要来创建了一个Vivado的工程,是我们进行仿真的第一步。将蜂鸟e203的基础代码:提供的e203添加进去,并加入ddr200T中的 src.文件中的system.v文件并加入约束文件(constrs文件夹之中) ...
通过开源蜂鸟E203超低功耗处理器内核-RISC-VFoundation 芯来“一分钱计划”为万亿AIoT世界播撒创新的种子
队伍编号:CICC1413 摘要本文主要介绍蜂鸟中的ITCM模块。ITCM在蜂鸟中是用于存储指令的,由于蜂鸟E203内核定位是对于小型的指令系统,因此在蜂鸟定位的系统中,指令基本是全部存储在ITCM中...