过采样的一个优点就是降低抗混叠滤波器的设计难度。采样频率越靠近2倍的信号频率,抗混叠滤波器要求就越高,越难设计,因为物理可实现的滤波器都不是直接截断的,而是有一定梯度的,抗混叠滤波器的截止频率是fs/2,以便将信号中大于此频率的成分去除,如果fs/2越靠近信号信号频率,那么会滤除信号部分成分,因为过渡带不是...
低速Δ-Σ ADC通常需要一个简单的单滤波器来减少混叠效应。对于差分信号,滤波器结构通常由两个滤波路径组成:一个差分滤波器(源自两个滤波器电阻RFILTER和差分电容器CDIFF的组合);和一个共模滤波器(源自一个滤波器电阻RFILTER和共模电容器CCM的组合) 图8:Delta-Sigma ADC的抗混叠滤波器结构 注意:如果您有一个单端...
2Sigma-Delta ADC原理 图1 Sigma-Delta ADC的概念在1962年由Yasuda和Murakami首次提出,系统框图如图1所示,主要包括抗混叠滤波器、环路滤波器、量化器、反馈DAC和数字抽取滤波器,其中Sigma-Delta调制器是核心部分,其决定着系统所能实现精度的上限。 下面详细介绍Sigma-Delta调制器中过采样和噪声整形关键技术的原理。 过...
相比于Pi-peline ADC,连续时间Sigma-Delta ADC主要有以下几个优点:它有着更低的功耗,并且自身固有的抗混叠滤波功能,省去Pipeline ADC对前置滤波器的苛刻要求。由于这些优点,连续时间Sigma-Delta ADC还非常适合应用于医疗设备以及工业成像领域中。当然,连续时间Sigma-DeltaADC也有一定的缺点,主要是系统对时钟抖动非常敏...
因此,Sigma-Delta ADC的另一种精度提升技术——噪声整形技术于1954年首次提出,基本原理是改变量化噪声在频谱上的分布,将低频噪声搬移到高频,经后级数字抽取滤波器可以滤除信号带宽外的大部分噪声,从而提高带宽内的信噪比,如图四所示。 图四 整形后的量化噪声...
连续时间 Sigma-Delta ADC 劣势:功耗:通常情况下,连续时间 Sigma-Delta ADC 的功耗会比离散时间的高...
带内噪声就会降低3dB,SNR就会提升3dB,ADC位数也会提升0.5bit。且还能大大降低了,抗混叠滤波器的...
2.ADC组成 (图片来源于ANALOG DEVICES) (1)模拟部分: a.模拟抗混叠滤波器, b.ADC部分:一个比较器、一个基准电压源、一个开关以及一个或多个的积分器与模拟求和电路 (2)数字部分: 一个DSP(通常但不总是低通滤波器使用) 三.设计流程 1.数字抽取滤波器设计 ...
sigma-delta ADC的另一个优势是能够简化AD前端的抗混叠滤波器设计。在精度方面,sigma-delta ADC表现出色,但同样不可忽视SAR(逐次逼近)ADC的存在。综合速度与精度考量,SAR ADC通常表现出更佳性能。大多数sigma-delta ADC被应用于语音处理领域,因为它们的采样频率要求相对较低。从速度、精度和功耗的...
因此没有延迟。相比之下,sigma-delta ADC的采样延迟较大,具体延迟取决于工程师设计的调制和解调方案以及数字部分的比特数。4. 对抗混叠滤波器的要求:sigma-delta ADC通常对模拟前端抗混叠滤波器的要求低于SAR ADC,这是由于其调制特性减少了对抗混叠滤波器的设计要求。