另外,RK3588还配备了两个dphy硬件,即dphy0_hw和dphy1_hw,它们都可以在full mode和split mode两种模式下工作。在full mode下,dphy0_hw和dphy1_hw分别使用csi2_dphy0和csi2_dphy3,最多可支持4个lane。而split mode则将这两个dphy硬件拆分成两个phy使用,例如csi2_dphy1使用0/1 lane,csi2_dphy2使用2...
rk3588支持2个dphy硬件,这里我们称之为dphy0_hw/dphy1_hw,两个dphy硬件都可以工作在full mode 和split mode两种模式下。1. dphy0_hw 和 dphy1_hw full mode:节点名称使用csi2_dphy0 和 csi2_dphy3,最多支持4 lane。 split mode:拆分成2个phy使用,分别为csi2_dphy1(使用0/1 lane)、csi2_dphy2(使用...
full mode:节点名称使用csi2_dphy0 和 csi2_dphy3,最多支持4 lane。 split mode:拆分成2个phy使用,分别为csi2_dphy1(使用0/1 lane)、csi2_dphy2(使用2/3 lane),dphy1_hw 则拆分成csi2_dphy4和csi2_dphy5,每个phy最多支持2 lane。 当dphy0_hw使用full mode时,链路需要按照csi2_dphy1这条链路来...
通过这种技术,可以在 RK3588 上扩展出 7 路独立的显示输出。需要注意的是,每一个 VP 上参与Connector-split 输出的两个显示接口,输出的时序,帧率必须相同。这种显示特性可以通过 dts 进行开关, dts 只要把参与 Connector-split 的两个显示接口挂接在同一个 VP 上,且打开左边显示接口的 split-mode 属性。 双MIP...
MPP 也可以支持这种形式的输入,但需要在 mpp_init 之前,通过 control 接口的 MPP_DEC_SET_PARSER_SPLIT_MODE 命令,MPP 内的 need_split 标志打开。 // NOTE: decoder split mode need to be set before init // 按帧输入码流 RK_U32 need_split = 1; mpi_cmd = MPP_DEC_SET_PARSER_SPLIT_MODE; ...
通过这种技术,可以在RK3588 上扩展出 7 路独立的显示输出。需要注意的是,每一个 VP 上参与Connector-split 输出的两个显示接口,输出的时序,帧率必须相同。这种显示特性可以通过 dts 进行开关, dts 只要把参与 Connector-split 的两个显示接口挂接在同一个 VP 上,且打开左边显示接口的 split-mode 属性。
csi2_dphy0 : rk3588支持2个dphy硬件,这里我们称之为dphy0_hw/dphy1_hw ,,两个dphy硬件都可以工作在full mode 和split mode两种模式下。 当使用dphy0_hw: full mode:节点名称使用csi2_dphy0,最多支持4 lane。 当dphy0_hw使用full mode时,链路需要按照csi2_dphy1这条链路来配置,但是节点名称csi2_dphy1...
csi2_dphy0 : rk3588支持2个dphy硬件,这里我们称之为dphy0_hw/dphy1_hw ,,两个dphy硬件都可以工作在full mode 和split mode两种模式下。 当使用dphy0_hw: full mode:节点名称使用csi2_dphy0,最多支持4 lane。 当dphy0_hw使用full mode时,链路需要按照csi2_dphy1这条链路来配置,但是节点名称csi2_dphy1...
2 个 MIPI DSI 接口 通过 vop 的 split 模式可以实现 6 个屏同时异显输出 1080P 的分辨率,vop 的...
full mode:节点名称使用csi2_dphy3,最多支持4 lane。 当dphy1_hw使用full mode时,链路需要按照csi2_dphy4这条链路来配置,但是节点名称csi2_dphy4需要修改为csi2_dphy3,软件上是通过phy的序号来区分phy使用的模式。 split mode:拆分成2个phy使用,分别为csi2_dphy4(使用0/1 lane)、csi2_dphy5(使用2/3 ...