差分对输入输出,内部有一个恒流源3.5-4mA,在差分线上改变方向来表示0和1。通过外部的100欧匹配电阻(并在差分线上靠近接收端)转换为±350mV的差分电平。 LVDS使用注意:可以达到600M以上,PCB要求较高,差分线要求严格等长,差最好不超过10mil(0.25mm)。100欧电阻离接收端距离不能超过500mil,最好控制在300mil以内。
• 求助LVDS电平转HCSL的转换电路 6046 • NB7L86MMNEVB,带CML输出的差分智能门 1889 • 差分时钟分频器评估板NB7V33MMNGEVB 2515 • NB7V32MMNGEVB差分时钟分频器评估板 1222 • 快点PCB原创∣详解信号逻辑电平标准 2558 • LVDS用户手册-包含高速CML和信号调理内容 3647 2条评论 发表评论...
免费查询更多lp-hcsl转lvds详细参数、实时报价、行情走势、优质商品批发/供应信息等,您还可以发布询价信息。
宽电源范围(1.8V、2.5V 或者 3.3V) CDCUN1208LP 是一款 2:8 扇出缓冲器,具有宽工作电源电压范围、两个通用差分/单端输入以及具有边沿速率控制的通用输出(HCSL、LVDS 或 LVCMOS)。时钟缓冲器支持 PCIe 1/2/3 代。其中一个器件输入包括可提供 /1、/2、/4 或 /8 分频值的分频器。CDCUN1208LP 采用 32 引...
免费查询更多lp-hcsl 电平详细参数、实时报价、行情走势、优质商品批发/供应信息等,您还可以发布询价信息。
Si5330B-A00205-GM: 时钟发生器和支持产品 Diff 2.5 V LVDS 4 出,5 至 700 MHz Si5330G-A00217-GM: 时钟发生器和支持产品 Diff 3.3 V CMOS 8 出,5 至 200 MHz Si5330C-A00207-GM: 时钟发生器和支持产品差异输入 HCSL 输出 5 - 250 MHz ...
DSC2044FE1-F0022Microchip(美国微芯)HCSL XO(标准) 引脚可配置/可选择振荡器 2.25V ~ 3.6V 14-VFQFN 裸露焊盘 距您较近 真实性已核验 启用/禁用 深圳华品优选科技有限公司 1年 广东深圳 查看详情 ¥90.00元 ≥4个 现货Conec/43-00096 公引脚 4POS INLINE SKT RA M12 原装正品 距您较近 真实性已...