最近在进行飞腾图纸设计的时候对PCIE PHY的时钟电平类型纠结了好久。基本上对PCIE PHY的时钟设计可以总结成两个问题:①CPU的PCIE时钟电平类型是什么?②为什么在demo设计中没有端接匹配电阻,是CPU内部已经集成端接了吗? 因此,通过查资料和对CPU原厂提供的资料的解读,才有了初步的理解。不知道是不是做国产CPU的大佬...
因为可以处理比较宽范围的幅度和共模电压,以及可能要去 AC 耦合的时钟信 号,LPHCSL 驱动器可以稳定驱动双终端(在源和接收处都有终端电阻)。 从图6,我们可以看得出 LPHCSL 并不需要对地的终端电阻。而由于功耗的 原因,传统的 HCSL 驱动器不可能就将终端电阻集成到内部,尤其是芯片有许 多输出的时候。很显然,LP...
PCIe时钟要求的上升速率为0.6V/ns到4.0V/ns,LPHCSL在驱动长线时能提供更高的上升速率。而传统的HCSL驱动取决于外部50欧姆终端来产生时钟的下降沿,这使得上升/下降匹配非常困难,因为仅时钟的上升沿受传统HCSL输出控制,而LPHCSL输出控制时钟的上升沿和下降沿,LPHCSL更快的上升速率对驱动长线时非常重要的。 3.结论 LP...
HCSL(HCSL--High−speed Current SteeringLogic)一般用于PCIE参考时钟的电平类型,根据规范需要下拉电路,如下图HCSL之间的DC耦合。HCSL为电流输出驱动,输出结构由通常通过50Ω电阻器接地的15 mA开关电流源驱动。 标称信号摆幅为750 mV。 HCSL规范 HCSL输入输出拓扑 1-HCSL端接匹配 HCSL接口通常以50Ω负载源极端接,其...
客户想将CDCE6214或 LMK00334用于 PCIe Gen5。 似乎最大的差异是输出电平。 CDCE6214 是 LP-HCSL。 LMK00334是 HCSL。 那么、您能说出 LP-HCSL 和 HCSL 的区别吗? 他们是否需要注意使用 LP-HCSL 而不是 HCSL? 此致、 北井高桥 请注意,本文内容源自机器翻译,可能存在语法或其它翻译...
现在常用的电平标准有TTL、CMOS、LVTTL、LVCMOS、ECL、PECL、LVPECL、RS232、RS485等,还有一些速度比较高的 LVDS、GTL、PGTL、CML、HSTL、SSTL等。下面简单介绍一下各自的供电电源、电平标准以及使用注意事项。 一、 TTL:Transistor-Transistor Logic 三极管结构。
金融界2024年11月25日消息,国家知识产权局信息显示,成都电科星拓科技有限公司取得一项名为“具有自动调节输出阻抗功能的LPHCSL电路”的专利,授权公告号CN 118677427 B,申请日期为2024年…
Part Number: CDCE6214 Other Parts Discussed in Thread: LMK00334 Hi team Customer is wondering to use CDCE6214 or LMK00334 for PCIe Gen5. It seems that the big
关键词:HCSLLPHCSL Question: Does Low-Power HCSL (LP-HCSL) require a DC coupled termination? Answer: No. One advantage of LP-HCSL is easy AC-coupling. LP-HCSL does not require a DC coupled termination like traditional HCSL does. You can add capacitors in series with LP-HCSL signals withou...
ADG3308BCPZ-REEL7(电压电平 转换器 电路 8 通道 50Mbps) 原装现货 ADI品牌 深圳市天熠电子科技有限公司 1年 查看详情 ¥88.00/个 福建泉州 飞仕得驱动板PM0538-N-3L 三电平 4根 全桥式 增强型 泉州中福灿宏电子科技有限公司 3年 查看详情 ¥5.00/个 广东深圳 NXP/恩智浦 NTS0102DP 转换 - ...