基于FPGA的AD9910控制设计 杨小勇,毛瑞娟,许林华 摘要: 为了满足目前对数据处理速度的需求,设计了一种基于FPGA+DDS的控制系统。根据AD9910的特点设计了控制系统的硬件部分,详细阐述了电源、地和滤波器的设计。设计了FPGA的软件控制流程,给出了流程图和关键部分的例程,并对DDSAD9910各个控制寄存器的设置与时序进行详细...
FPGA;AD9910提供专门的管脚外接环路滤波器,以优化 内部PLL的性能,环路滤波器为简单的低通滤波器;AD9910 输出高达 400MHz的模拟信号,为了减少噪声,在它的输出端口设 计了400MHz的低通滤波器 [2] 。 图1为实际设计的AD9910外围连接图 [3] 。 在AD9910的电路设计中,应注意以下几个问题 ...
AD9910PLL输出杂散 实现功能:AD9910DRG模式,产生30+5MHz的扫频信号,脉冲宽度16us;输入信号:40MHz,0dBm(信号源)AD9910配置:开启PLL(25倍),DRG,OSK;寄存器配置 fojewfdoewif2018-12-27 09:46:56 请问能不能用CORDIC算法代替ROM表,用FPGA实现CORDIC算法来控制AD9910?
1 AD9910的硬件电路设计 AD9910是ADI公司推出的一款单片DDS器件,内部时钟频率高达1GHz,模拟输出频率高达400 MHz,14-bit的DAC,最小频率分辨率为0.23 Hz,相位噪声小于-125 dBc/Hz@1 kHz(400 MHz),窄带无杂散动态范围大于80 dB,串行I/O控制,具有自动线性和随机的频率、相位和幅度扫描功能,1 024 32位RAM,具有调...
根据 AD9910 的特点设计了控制 基于FPGA 的 AD9910 控制设计 杨小勇,毛瑞娟,许林华 【摘要】摘要:为了满足目前对数据处理速度的需求,设计了一种基于 FPGA+DDS 的控制系统。根据 AD9910 的特点设计了控制系统的硬件部分, 详细阐述了电源、地和滤波器的设计。设计了 FPGA 的软件控制流程,给出了 流程图和关键部分...
为了满足目前对数据处理逮度的需求,设计了一种基于 FPGA+DDS的控制系统o 根据AD9910的特点设计了 控制系统的硬件部分,详细阐述了电源,地和滤波器的设计O 设计了 FPGA 的软件控制流程,给出了流程图和关健部 分的例程,并对DDS AD9910各个控制寄存器的设置与时序迸行详细说明,最后给出了实验结果o 实验结果证明输出...
为了满足目前对数据处理速度的需求,设计了一种基于FPGA+DDS的控制系统。根据AD9910的特点设计了控制系统的硬件部分,详细阐述了电源、地和滤波器的设计。设计了FPGA的软件控制流程,给出了流程图和关键部分的例程,并对DDS AD9910各个控制寄存器的设置与时序进行详细说明,
基于FPGA的AD9910控制设计.pdf,第 19卷 第 2期 电子设计工程 2011年 1月 V0】.19 No.2 ElectronicDesignEngineering Jan.2011 ——— 基于FPGA的AD9910控制设计 杨小勇,毛瑞娟 ,许林华 (国家无线 电频谱管理研究所 陕西 西安 710061) 摘要 :为了满足 目前对数
基于FPGA的AD9910控制设计 随着数字信号处理和集成电路的发展,要求数据处理速度越来越高,基于 单片机+DDS(直接数字频率合成)的频率合成技术已不能满足目前数据处理速度 需求。针对这一现状,本文提出了基于FPGA+DDS的控制设计,能够快速实 现复杂数字系统的功能。1AD9910的硬件电路设计AD9910是ADI公司推出 的一款单片DDS...
基于AD9910/PCBZ时钟合成器的参考设计 EVAD910 AD9910 评估板 AD9910评估板数据表 AN-1580:同步多个AD9910 1 GSPS直接数字合成器 高效率LED驱动控制芯片HV9910B数据手册 25次下载 AD9910: 1 GSPS、14位、3.3 V CMOS直接数字频率合成器 AD9910参考代码 AD9910数字合成器详细英文数据手册详细资料(免费下...