当你关注你的设计是否产生时序违例,或者关心关键路径的长度时,首先关注 Design Timing Summary。它给出了最直观的信息——是否发生了 Setup/hold 违例,以及在同步设计中一般不需要关心的 Pulse widith。 给出的数据有, 最严重的时序违例有多严重: Worst Negative Slack 违例的检查点数量,以及占总检查点数量的比例:...
六、建立时间裕量(Setup Slack)和保持时间裕量(Hold Slack) 七、最小时钟周期 一、发射沿(Launch Edge)和锁存沿(Latch Edge) 发射沿(Launch Edge):时序分析的起点,第一级寄存器数据变化的时钟边沿。 锁存沿(Latch Edge):时序分析的终点,用于锁存数据的时钟边沿。 发射沿和锁存沿 二、建立时间(Clock Setup Time...