二、地址分配和储存映射选项卡(Addressing and Memory) 地址分配和储存映射选项卡如图7所示,可通过点击“Addressing and Memory Map Wizard”向导完成地址分配和储存映射。由于本设计没有涉及到这一块,所以这里就不作介绍了。 图7 地址分配和储存映射选项卡 三、定制图形界面选项卡(Customization GUI) 定制图形界面选项...
二、地址分配和储存映射选项卡(Addressing and Memory) 地址分配和储存映射选项卡如图7所示,可通过点击“Addressing and Memory Map Wizard”向导完成地址分配和储存映射。由于本设计没有涉及到这一块,所以这里就不作介绍了。 图7 地址分配和储存映射选项卡 三、定制图形界面选项卡(Customization GUI) 定制图形界面选项...
Addressing and Memory:地址分配和储存映射。本设计用不到,直接跳过,感兴趣的可以看XILINX的手册UG1118。 Customization GUI:参数设置的GUI界面。可以对以后配置IP核的界面做一个修改。可以看到,红框内的参数都是我设置好的默认值。 Review and Package:IP核总览及生成界面。点击Package IP完成IP打包 IP核成功打包,如...
Customization Parameters:可配置参数的名字、默认值等等 Ports and Interfaces:设置输入和输出端口 Addressing and Memory:设置地址,如果PS通过AXI总线访问PL,PS可通过这个地址识别到这个IP核,可以理解为IP核的ID Customazation GUI: 定制GUI界面 6、生成IP核 Review and Packaga 可看到IP核的信息,点击 "Package IP"...
. . 68 Addressing and Memory . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 79 Customization GUI . . . . . . . . . . . . . . . . . . . . . . ....
IP Ports and Interfaces:是对top层端口以及接口的定义描述。 IP Addressing and Memory:对IP核的地址空间进行映射。 IP GUI Customization:点击后,可以查看IP核的图形化元件,如图15所示。 图15 Review and Package:查看IP核信息(可更改设置),单击Re-Package IP,完成IP核创建过程。
如果IP核需要通过AXI总线进行访问,还需要在Addressing and Memory页面配置地址空间和相关参数。 4.9. 自定义GUI界面(可选) 在Customization GUI页面,可以设计IP核的图形用户界面,方便用户配置IP核的参数。 4.10. 审查和打包 在Review and Package页面,审查所有配置信息,确认无误后点击Package IP按钮进行封装。
. . Ports and Interfaces. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . Addressing and Memory . . . . . . . . . . . . . . . . . . . . ....
Check if there is an address block in a connected custom IP. If there is no address block, please follow the below steps to add an address block in IP Packager: 1.Edit the IP in IP Packager. 2.Add the Address Block in the Addressing and Memory tab. ...
CreatingaMemoryIPCustomization TheMemoryIPcreatememorycontrollersforXilinxdevicesandIP.MemoryIPcreates completecustomizedRTLsourcecode,pinout,anddesignconstraintsfortheselected FPGA,andscriptfilesforimplementationandsimulation. In7series™devices,memoryIPisreferredtoasMemoryInterfaceGenerator(MIG).This terminologyisdepre...