然后常规方法进入软件调试界面,设置断点。(这里提醒一下,联合调试一定要在SDK下将比特流下载到FPGA中,而不要在vivado中下载比特流。Xilinx官方给出的解释是:由于使用PS端的时钟来接入ILA,所以要现在SDK中将比特流进行下载) STEP5:在Vivado中连接目标板,此时进入硬件调试界面如图 左边栏hardware会显示系统添加的硬件调试...
(这里提醒一下,联合调试一定要在SDK下将比特流下载到FPGA中,而不要在vivado中下载比特流。Xilinx官方给出的解释是:由于使用PS端的时钟来接入ILA,所以要现在SDK中将比特流进行下载) STEP5:在Vivado中连接目标板,此时进入硬件调试界面如图 左边栏hardware会显示系统添加的硬件调试IP,我的硬件中手动加入了一个ila ip和...
(这里提醒一下,联合调试一定要在SDK下将比特流下载到FPGA中,而不要在vivado中下载比特流。Xilinx官方给出的解释是:由于使用PS端的时钟来接入ILA,所以要现在SDK中将比特流进行下载) STEP5:在Vivado中连接目标板,此时进入硬件调试界面如图 左边栏hardware会显示系统添加的硬件调试IP,我的硬件中手动加入了一个ila ip和...
(这里提醒一下,联合调试一定要在SDK下将比特流下载到FPGA中,而不要在vivado中下载比特流。Xilinx官方给出的解释是:由于使用PS端的时钟来接入ILA,所以要现在SDK中将比特流进行下载) STEP5:在Vivado中连接目标板,此时进入硬件调试界面如图 左边栏hardware会显示系统添加的硬件调试IP,我的硬件中手动加入了一个ila ip和...