DesignWare VESA 显示器数据流压缩 (DSC) IP(包括编码器和解码器)可为移动设备、AR/VR 和汽车 SoC 提供高带宽、小面积和低功耗图像压缩。IP 通过与 DesignWare HDMI 2.1、DisplayPort 和 MIPI DSI IP 无缝协作,提供完整的显示解决方案。为了提供沉浸式观看体验,IP 支持视觉无损数据传输并尽可能降低延迟。DesignWar...
VESA DSC 1.2b Decoder IP Core for Xilinx FPGAs VESA Display Stream Compression (DSC) 1.2b compliant ; Supports all DSC 1.2b mandatory and optional encoding mechanisms ; Backward compatible to DSC v1.1 ; Configurable maximum display resolution ... ...
在FPGA实现中,由于DSC的功能模块没有工作在全流水状态下,导致DSC的逻辑使用量相对偏高,同样的处理性能,DSC编码器需要的逻辑资源是JPEG XS的约4.5倍,是JPEG2000的约1.2倍。为了提高各个模块的在处理周期中有效利用率,需要尽量减少处理周期的cycle数,这又导致DSC的每一级流水的处理复杂度偏高,逻辑级别大,因此DSC IP在...
在FPGA实现中,由于DSC的功能模块没有工作在全流水状态下,导致DSC的逻辑使用量相对偏高,同样的处理性能,DSC编码器需要的逻辑资源是JPEG XS的约4.5倍,是JPEG2000的约1.2倍。为了提高各个模块的在处理周期中有效利用率,需要尽量减少处理周期的cycle数,这又导致DSC的每一级流水的处理复杂度偏高,逻辑级别大,因此DSC IP在...
Synopsys DesignWare VESA DSC IP 具有必要的存储器接口和存储器调度逻辑,可与单端口存储器连接,并能满足减少存储器占用面积和功耗的需求。 错误检测和自动错误恢复 DSC 配置错误可能导致系统挂起,因此错误报告功能对于快速检测并解决错误至关重要。DSC 模块通过图像参数集 (PPS) 进行配置。编码器和解码器必需具有相同...
VESA DSC IP VESA DSC (Display Stream Compression) 1.2b Video Encoder VESA DSC (Display Stream Compression) 1.2b Video Decoder ASIL-B Ready ISO 26262 Certified VESA DSC (Display Stream Compression) 1.1 Encoder VESA DisplayPort 1.4 RX IP Subsystem for Xilinx FPGAs ...
Alma Technologies推出的面向VESA DSC 1.2b视觉无损压缩的可扩展编码器和解码器半导体IP,具有以下核心特性和优势:严格遵循标准与兼容性:严格遵循VESA DSC 1.2b标准:确保技术的先进性和标准化。向下兼容DSC 1.1:提供广泛的兼容性,支持旧版设备和应用。超低延迟与无损压缩技术:超低延迟:满足实时传输...
新思科技(Synopsys, Inc. , 纳斯达克股票代码:SNPS)近日宣布推出DesignWare®视频电子标准协会(VESA®)显示流压缩(DSC)编码器和解码器IP,用于手机、增强/虚拟现实和汽车系统芯片(SoC)的显示接口的视觉无损压缩。新款DesignWare VESA DSC IP可与新思科技DesignWare HDMI 2.1、DisplayPort和MIPI DSI IP互操作,提供完整...
DSC DECODER IIP is proven in FPGA environment. The host interface of the DSC DECODER can be simple interface or can be AMBA APB, AMBA AHB, AMBA AXI, VCI, OCP, Avalon, PLB, Tilelink, Wishbone or Custom protocol. View VESA DSC Decoder IP full description to... see the entire VESA ...
Arasan’s VESA DSC v1.2 decoder IP core compresses high-definition streams in real time at resolutions ranging from 480 to 8K. The core supports 8, 10, 12, 14 or 16 bits per pixel in RGB or YCbCr format (4:4:4 or 4:2:2). The DSC Encoder core is industry-standard in its ...