2.4.2仿真波形仿真的TSPC DFF电路的输入,输出波形如图所示。 可见,电路可以工作在 500MHz的时钟频率上。因为他们的设计相对简单,晶体管数目少喝运行速度快 高,特别是在高性能设计中,对于传统 CMOS电路来说基于TSPC电路时一种 较好的选择。13第3章:0.35um工艺基于TSPC原理的D触发器设 18、计3.1动态D触发器电路图...
版图对应的工艺的寄生参数可通过电路的提取决定。而提取的电路文件用SPICE仿真来确定它的性能。仿真的TSPC DFF电路的输入,输出波形如图所示。可见,电路可以工作在500MHz的时钟频率上。因为他们的设计相对简单,晶体管数目少喝运行速度快高,特别是在高性能设计中,对于传统CMOS电路来说基于TSPC电路时一种较好的选择。
An OR gate(130) makes all the inputs of the DFF#1 and the DFF#2 be in a low level. The OR gate sends a High as output, and a multiplexer(170) connects an NANDout(160) to an R and R_bar corresponding to a node having a reset function. The R and R_bar are a reset switch...