DDR使用fly-by拓扑的原因是为了减少时钟、地址和命令信号的传播延迟和同步切换噪声,从而提高信号完整性和系统性能。而数据总线则不需要使用fly-by拓扑,因为数据总线有两个特点: 一、是数据总线的信号是双向的,而时钟、地址和命令信号是单向的; 二、数据总线也可以通过写入校准(write leveling)来补偿由于fly-by拓扑引起...
Fly-by拓扑能有效减少stub的长度,但是较长的走线带来了CK-CK#与DQS-DQS#间的时延(由于CK-CK#的飞行时间,其到达每个DDR3颗粒的时间不同,而...关系)。通常这样的主控芯片会有类似的描述:3)writeleveling的实现方式:DDR控制器调用writeleveling功能时,需要DDR3SDRAM颗粒的反馈来调整DQS与CK之间的 DDR走线拓扑 的...