率来达到不同的信噪比。同时,针对同一降采样率,本文适用于Sigma-Delta ADC 的多抽取率数字滤波器设计 王尧,卜刚 (南京航空航天大学电子信息工程学院,江苏南京210000)摘要:采用标准0.18μm 工艺,设计了一种能改变抽取率并且适应不同信号带宽的应用于Sigma-Delta 模数转换器的数字抽取滤波器。该滤波器采用多级抽取,由...
Sigma-DeltaADC主要包含抗混叠滤波器、前置可编程放大器、Sigma-Delta调制器和 数字抽取滤波器等模块,本文主要针对其中的后两者展开研究。 首先针对调制器部分,本文在深入研究并理解其原理的基础上,根据输出SNDR 高于100dB、带宽24kHz的设计指标,通过系统地讨论和分析,确定下4阶128倍过 ...
Sigma-Delta ADC中调制器与数字抽取滤波器的研究与设计 热度: Sigma-deltaADC中数字抽取滤波器的研究与实现 的开题报告 一、选题背景 随着科学技术的不断发展和进步,各行各业的依赖性、数字性和自 动化程度都在不断提高,而模拟信号和数字信号的转换是不可避免的。
摘要: 采用标准0.18 μm工艺,设计了一种能改变抽取率并且适应不同信号带宽的应用于Sigma-Delta模数转换器的数字抽取滤波器。该滤波器采用多级抽取,由级联积分梳状滤波器、补偿滤波器和半带滤波器组成。实现的数字滤波器抽取率可以在64、128、256、512中变化,并且补偿滤波器和半带滤波器的带宽可调整。滤波器版图尺寸...
1. 首先我们使用MATALB(candence)搭建sigma-delta ADC的模型,得到一串间隔不同的1、-1bit流。接着我们需要对这些数据流进行处理(滤除噪声、降低采样频率),具体可以看文献资料,下面会附上。 2. 大概说一下我的设计,采样频率256KHz,OSR=128,通过CIC(五级)抽取滤波器、补偿滤波器、半带滤波器,将频率从256KHz-8...
Sigma-Delta模数转换器是一种常见的ADC,它可以在低位数、宽动态范围和高精度的应用中发挥优异的性能。互补金属氧化物半导体(CMOS)技术广泛应用于集成电路(IC)的设计和制造中,ASIC实现在高性能和低功耗方面具有优势。因此,设计和实现Sigma-Delta模数转换器中数字抽取滤波器的ASIC是一个非常有价值的课题,也是本文的选题...
数字抽取滤波器是Sigma-Delta(Σ-Δ)模数转换器(ADC)的重要组成部分,它负责Σ-Δ调制器输出信号的滤波和抽取.文中设计的数字抽取滤波器由级联积分梳状(CIC)滤波器,CIC补偿滤波器和半带滤波器组成.首先,介绍Σ-ΔADC原理;然后,讨论数字抽取滤波器的原理及实现;接着,分别从MATLAB和Verilog实现验证抽取滤波器的功能;...
数字滤波器设计:在(\Delta\Sigma) ADC系统中,数字滤波器(通常是低通滤波器)设计为考虑了降采样步骤...
本设计电路基于Global foundries 0.18μm CMOS工艺,电源电压为1.8 V,过采样率为128,时钟频率为5.12 MHz。Sigma-Delta调制器频域特性曲线如图6所示。仿真结果表明,通过斩波技术的使用,把输入信号和开关型方波信号耦合再经同步解调后,信号的不变,而低频噪声和直流失调被调制到高频段,最终被Sigma—Delta ADC的滤波器滤除...
通过Delta-Sigma调制器之后,我们还需要进一步数字滤波。下图是经过Delta Sigma调制器之后的幅频特性,如果我们设计一个如下图红线所示的数字滤波器(比如一个低通滤波器)把红线右边的高频噪声滤除,那么剩下就是有效的信号信息。 图10:数字滤波器 而数字滤波器的带宽,幅频特性,我们可以参数或者阶数去调节。两种常用两种...