下面图3,是我们在前面文章中提到的时间交叠下的双采样结构Sigma-Delta ADC下同时采用时间交叠与双采样技术的原理总结(鱼与熊掌能够兼得?)在这里体现的缺点是什么。 那么,作为“我的地盘听我的”的ADC专栏写手,如果我们只是平平淡淡地讲一个大家都常用的模型,那岂不是浪费大家时间,多没有意思呀!其实,今天的主角,...
所以,电容值应取值为尽量小(可选到工艺制程的最小电容值即可)。当然,这个是在有一个前馈电容作参考的基础上,比如对于一个二级Sigma-Delta Modulator(SDM)的话,它可以有三个前馈系数a1、a2和a3,即信号输入、第一级积分器和第二级积分器,那么可选定一个前馈电容为标准,然后通过Cf2=Cf1*(f2/f1)的方式来取值。
ADC:即模拟数字转换器,常见为电压、电流、电容等模拟量转换为数字量。根据不同的应用场景,目前市面上的ADC产品主要有Σ-Δ型、SAR逐次逼近型、Pipeline流水线型、Flash等不同设计架构。其中,Σ-Δ型ADC由1BIT DAC、1个比较器、积分器、加法器以及后端的数字滤波器和下抽取构成,具备时钟频率需要固定不可变、延...
Sigma-Delta最终实现的,与所有的ADC一样,就是完成除法。模拟集成电路中除法器是不可实现的,但是模拟电路可以非常好的实现加法和减法(用运放及模拟开关对电容进行充放电)。Sigma-Delta ADC正是用加法和减法去实现除法的一种方式。具体来说,如图2所示,Delta-Sigma ADC的工作原理是由差动器、积分器和比较器构成调...
然而,这还不是全部。内部 ADC 开关电阻和电容器定义了模拟输入带宽,但由于输入信号的变化,也会产生一个时域充放电循环。每次开关(连接到采样 ADC 电容的外部电路)闭合时,内部电容电压可能与之前存储在采样电容上的电压不同。 什么是回扣问题? 经典的模拟问题:“如果你有两个电容器与一个开关并联,开关打开,一个电...
答案:Sigma-Delta ADC的前端是开关电容结构的。这种结构在稳定状态下具有比较大的输入阻抗,但是当它工作...
低速Δ-Σ ADC通常需要一个简单的单滤波器来减少混叠效应。对于差分信号,滤波器结构通常由两个滤波路径组成:一个差分滤波器(源自两个滤波器电阻RFILTER和差分电容器CDIFF的组合);和一个共模滤波器(源自一个滤波器电阻RFILTER和共模电容器CCM的组合) 图8:Delta-Sigma ADC的抗混叠滤波器结构 ...
过采样频率:增加一位分辨率或每减小6dB 的噪声,需要以4 倍的采样频率fs 进行过采样.假设一个系统使用12 位的ADC,每秒输出一个温度值(1Hz),为了将测量分辨率增加到16 位,按下式计算过采样频率: fos=4^4*1(Hz)=256(Hz)。 1. AD转换器的分类
答案:Sigma-Delta ADC的前端是开关电容结构的。这种结构在稳定状态下具有比较大的输入阻抗,但是当它工作在开和关切换的情况下,会需要一定的充电电流。这个电流的大小与采样频率,输入信号的差分电压和输入电容的大小有关。如果不用内部的buffer,那么这个动态的负载会对外部的电阻和电容的大小有限制。如果外部的电阻电容...
由于本设计所要求的信号带宽只有10Hz,所以采样频率也只有20.48kHz,在这个时钟下,CIC抽取滤波器的功耗非常低。电路仿真结果显示,调制器信噪比为89.3dB,有效位数14.55位;CIC抽取滤波器可以通过提高抽取率来提高ADC 的信噪比。采用华虹0.35µm工艺完成整个Σ-Δ ADC的版图设计,其中调制器部分采用全定制的设计...