所述第二量化结果计算最终量化结果.本发明采用两级量化结构,其第一级由粗量化的SAR ADC结构构成,第二级由细量化的VCObased ADC结构构成,即利用VCObased ADC的固有噪声整形特性对SAR ADC量化后的剩余量进行细量化.在整体上完成10位量化精度的功能,本发明实施例结合了SAR ADC和VCObased ADC的优点,在提升量化精度的...
We present an OTA-free 1-1 multi-stage noise-shaping (MASH) analog-to-digital converter (ADC) utilizing a fully passive noise-shaping successive approximation register (NS-SAR) as the first stage and an open-loop ring voltage-controlled oscillator (VCO) as the second stage. The key ...
NS-SAR ADC将过采样技术和噪声整形技术引入到SAR ADC中,在SAR结构低功耗的基础上大大提高模数转换器的精度,是近年来国内外研究的热点。NS-SAR主要分为两种结构,一种是级联积分器前馈结构,采用FIR和IIR滤波器级联,可以实现较为理想的噪声整形效果[1-2]。2012 年,FREDENBURG J A等人首次将该结构用于传统的SAR ADC...
因为比较器是电荷重分配SAR ADC 系统中唯一的模拟电路,所以将电压域的比较器替换成时间域的电路就能实现SAR ADC 的数字化。VCO比较器可以将电压差异转化为时间差异,如果输入信号电压差较大,则基于VCO 的比较器仅需要消耗少量的能量就能得出比较结果;如果输入信号电压差较小,则该比较器可以实现低噪声的性能。基于VCO ...
摘要: 基于压控振荡器(VCO)结构的比较器,提出了一种二阶噪声整形逐次逼近型(NS-SAR)模数转换器(ADC)。首先采用对电源电压敏感度较低且噪声性能更优越的VCO比较器,随后通过动态放大器优化噪声传递函数的零极点,最后通过噪声整形结构抑制信号带内噪声。基于180 nm CMOS 工艺,设计了一款12位20 MS/s NS-SAR ADC。
本发明涉及一种混合结构SAR‑VCO ADC,包括:粗量化单元、细量化单元和输出单元;其中,所述粗量化单元用于对输入信号进行量化,得到残差信号和第一量化结果;所述细量化单元用于对所述残差信号进行量化,得到第二量化结果;所述输出单元用于根据所述第一量化结果和所述第二量化结果计算最终量化结果。本发明采用两级量化结构...
摘要 本发明涉及一种混合结构SAR‑VCO ADC,包括:粗量化单元、细量化单元和输出单元;其中,所述粗量化单元用于对输入信号进行量化,得到残差信号和第一量化结果;所述细量化单元用于对所述残差信号进行量化,得到第二量化结果;所述输出单元用于根据所述第一量化结果和所述第二量化结果计算最终量化结果。本发明采用两级量...
1、逐次逼近型ADC 基本思路:生成一个数字量,经DA转化为电压模拟信号,与输入电压比较高低。两者不相等则调整生成数字量,直至两个模拟电压相等或逼近,该数字量为最后ADC转换结果。 功能模块 1.触发器 2.电压比较器 3.DA转换器 4.寄存器 5.时序分配器RS触发器:R输入端只能使触发器处于Q=0的状态,S端只能使触发...
C-R 型多通道10bit SAR-ADC 设计 邓玉清1,牛洪军 2 (1.中科芯集成电路有限公司,江苏无锡214035;2.无锡翼盟电子科技有限公司,江苏无锡214035)摘要:采用0.13μm 工艺,设计并实现了一款单端CR 型分级的10bit SAR-ADC 。在设计中,CR 型分级的采用显著降低了芯片面积,高5位的温度计码控制有效消除时钟溃通等误差...
本申请属于数据转换技术领域,提供了一种可变阈值单比特ADC芯片以及SAR系统,通过前端接收电路将输入的通道雷达回波信号采样保持后同时输入I通道和Q通道,并分别进行载波调制。在保持原始信号数据量不变的情况下,对I、Q两路的各自18路通道提供20度的相位差的特定频率的正弦波阈值,然后由第一通道单比特ADC电路、第二通道单...