SARADC是逐次逼近ADC 的简称(successive approximation register),SAR ADC 的主要优点是低功耗、小尺寸、高精度,分辨率和速度适中,采样延时短,是一种经济型的 ADC 实现方案,故在MCU/SOC 中广泛采用。 二、SAR ADC工作原理: SAR ADC 的基本结构包括: 采样保持电路(Sample and Hold) 比较器(Comp) 控制电路(Control...
MCU内置12位SAR型ADC,T_acq最小值为75ns, R_sh为500Ω,为C_sh12.5pF 首先说明,本文中以最差的建立情况进行参考设计,在最小的采样时间进行最大的建立电压,因此配置了运放。 其中ADC的输入模型为多路复用器和采样保持(sample-and-hold,SH)电路,其中由开关(S_1)、电阻(R_sh)、电容(C_sh)组成的。输入电路...
SAR ADC的典型电路结构如下: 1.采样保持电路(Sample and Hold Circuit):用于将输入的模拟信号进行采样并保持,在转换过程中保持信号的稳定性。采样过程发生在采样脉冲的上升沿,保持脉冲的高电平期间,采样保持电路将输入信号模拟值保持不变。 2.比较器(Comparator):将采样保持电路输出的模拟信号与DAC(数字模拟转换器)输...
了解了SAR的架构后,我们以一个10位单端SAR ADC的整体为例,来说明SAR ADC的工作流程。该SAR ADC的架构如图1所示,主要包括以下4个部分:采样保持电路(Sample and Hold)、比较器(Comp)、10-bit逐次逼近寄存器及控制电路(SARLOGIC)、D/A转换电路(DAC)。 输入电压Vin通过采样保持电路得到采样电压Vsh,Vsh与DAC的输出Vd...
1 ADC整体电路设计 本文设计的单端SAR ADC的整体架构如图1所示,主要包括以下4个部分:采样保持电路(Sample and Hold)、比较器(Comp)、10-bit逐次逼近寄存器及控制电路(SARLOGIC)、D/A转换电路(DAC)。 输入电压Vin通过采样保持电路得到采样电压Vsh,Vsh与DAC的输出Vdac通过比较器进行比较,比较结果传递给逐次逼近寄存器,...
首先,sar是英文Sample-and-Hold的缩写,中文可以翻译为“采样保持”。sar函数主要应用于模拟信号转换为数字信号的过程中,是模数转换器(ADC)工作的核心环节之一。 具体来说,sar函数的作用是在信号采样的瞬间,保持信号的电平值不变,直到下一次采样。这个过程可以简单地概括为三个步骤:采样、保持、转换。首先,sar函数对...
SAR-ADC 教程之一
SAR ADC的⼯作流程 了解了SAR的架构后,我们以⼀个10位单端SAR ADC的整体为例,来说明SAR ADC的⼯作流程。该SAR ADC的架构如图1所⽰,主要包括以下4个部分:采样保持电路(Sample and Hold)、⽐较器(Comp)、10-bit逐次逼近寄存器及控制电路(SARLOGIC)、D/A转换电路(DAC)。输⼊电压Vin通过采样保持...
ADC实现模拟量到数字量的转换,其架构多样,各有特点。通常的ADC包含采样保持(Sample-and-Hold,S&H)模块、比较基准生成模块与比较器模块。根据采样频率与信号频率的关系,ADC可以分为奈奎斯特(Nyquist)ADC和过采样(Oversampling)ADC。奈奎斯特ADC的特点是一个采样周期对应一个输出,其输入信号的带宽理论上可以达到采样频率的...
Library: Mixed-Signal Blockset / ADC / Architectures Description Successive Approximation Register (SAR) based ADC consists of a sample and hold circuit (SHA), a comparator, an internal digital to analog converter (DAC), and a successive approximation register. When the ADC receives the start comm...