首先就是抗混叠电路的需求。例如当电路中的SAR型ADC采样率为fs时,根据香浓采样定律,输入信号的频率需要小于fs/2,频率超过fs/2的信号将会通过混叠效应“混入”有用信号频带中,并且无法区分。因此 驱动电路设计要点 SARADC是一个非常常见的拓扑结构,这是一种在速度、分辨率和功率之间提供了很好平衡的折衷方案。SARADC的一
VCM拨动时序需要用到三个参考电平,即这里的VIN1~VIN3,VIN1为ADC的VREF,VIN2为VCM(通常令其为VREF/2),VIN3为GND;SAMPLE为上面提到的那个10%占空比的采样时钟信号,CLK0_7为电容控制开关的时钟(这个信号相当于一个使能信号,哪个bit位的CLK被拉高,哪个驱动模块就开始工作,否则,驱动电路处于保持状态),SW为每一位...
MCU内置12位SAR型ADC,T_acq最小值为75ns, R_sh为500Ω,为C_sh12.5pF 首先说明,本文中以最差的建立情况进行参考设计,在最小的采样时间进行最大的建立电压,因此配置了运放。 其中ADC的输入模型为多路复用器和采样保持(sample-and-hold,SH)电路,其中由开关(S_1)、电阻(R_sh)、电容(C_sh)组成的。输入电路...
《14位SAR ADC的电路设计》.docx,《14位SAR ADC的电路设计》 一、引言 随着电子技术的快速发展,高精度的模数转换器(ADC)成为了各种电子系统不可或缺的部分。14位逐次逼近寄存器(SAR)ADC,作为一种高性能的ADC,因其高精度、低功耗的特性在各种应用中备受青睐。本文将详
本文将介绍SAR ADC的原理,以及SAR ADC驱动电路设计需要注意的一些要点。 SAR ADC原理 SAR ADC(Successive Approximation Register),即逐次逼近型ADC。 如下图,SAR ADC主要分成四个部分: 采样保持电路、模拟比较器、SAR逐次逼近寄存器和DAC数字模拟转换器。
SAR ADC是一个非常常见的拓扑结构,这是一种在速度、分辨率和功率之间提供了很好平衡的折衷方案。SAR ADC的一个关键优势是几乎没有延迟。因此在很多应用领域都能看到使用SAR ADC。 本文将介绍SAR ADC的原理,以及SAR ADC驱动电路设计需要注意的一些要点。
S逐次逼近型(SAR) ADC提供高分辨率、出色的精度和低功耗特性。一旦选定一款精密SAR ADC,系统设计师就必须确定获得优质结果所需的支持电路。需要考虑的三个主要方面是:模拟输入信号与ADC接口的前端、基准电压源和数字接口 。本文将重点介绍前端设计的电路要求和权衡因素。关于其它方面的有用信息,包括具体器件和系统信息,...
SAR ADC的选择 选择合适的SAR ADC,能大大减少对驱动电路的要求,简化驱动电路设计难度。大家可以通过Digi-Key网站进行快捷地选型。 Digi-Key SAR ADC 从SAR ADC驱动电路设计的角度考虑,我们需要注意以下两点: 长采样阶段 较长的采样阶段可以降低对驱动放大器的建立要求,并且允许较低的RC电路截止频率,这意味着可以使用...
设计一款合理的驱动电路;既能保证ADC的输入信号清晰准确;又能避免信号干扰,是确保ADC工作稳定以及精确转换的关键。可见,SAR型ADC驱动电路的设计不仅要求理解ADC的工作原理,更要结合实际应用场景进行深入的分析与优化。在SAR型ADC地驱动电路设计中,信号源的稳定性至关重要。ADC的输入信号必须具备足够的驱动能力,以确保...
Digi-Key SAR ADC 从SAR ADC驱动电路设计的角度考虑,我们需要注意以下两点: 长采样阶段 较长的采样阶段可以降低对驱动放大器的建立要求,并且允许较低的RC电路截止频率,这意味着可以使用噪声较高且/或功率/带宽较低的放大器。可以在RC电路中使用较大的R值和较小的对应C值,减少放大器稳定性问题,同时也不会大幅影响...