如果是普通的224,226CPU本体不带模拟量的话,\x0d\x0a第一个4入模块的地址为AIW0,AIW2,AIW4,AIW6,\x0d\x0a第二个输出模块地址为AQW0,AQW2,\x0d\x0a第三块为AIW8,AIW10,AIW12,AIW14,AQW4\x0d\x0a地址的定义为:每个模块的输入输出CPU分配地址时都是2的倍数,\x0d\x...
如果是普通的224,226CPU本体不带模拟量的话,\x0d\x0a第一个4入模块的地址为AIW0,AIW2,AIW4,AIW6,\x0d\x0a第二个输出模块地址为AQW0,AQW2,\x0d\x0a第三块为AIW8,AIW10,AIW12,AIW14,AQW4\x0d\x0a地址的定义为:每个模块的输入输出CPU分配地址时都是2的倍数,\x0d\x...
如果是普通的224,226CPU本体不带模拟量的话,\x0d\x0a第一个4入模块的地址为AIW0,AIW2,AIW4,AIW6,\x0d\x0a第二个输出模块地址为AQW0,AQW2,\x0d\x0a第三块为AIW8,AIW10,AIW12,AIW14,AQW4\x0d\x0a地址的定义为:每个模块的输入输出CPU分配地址时都是2的倍数,\x0d\x...
地址的定义为:每个模块的输入输出CPU分配地址时都是2的倍数,也就是如果有的模块输入输出是奇数个,但CPU给它分配的地址是偶数个,如在第三块模块后面,再加一块4入1出,那么他们的输入将是AIW16,AIW18,AIW20,AIW22,注意输出将是AQW8,注意模块3的输出实际只使用了AQW4,但CPU给它分配了2个...