② 如果自己设计 PCB,请参考以下PCB 设计建议,强烈建议进行仿真优化,然后与瑞芯微原厂FAE进行确认,确认没问题以后在进行打样调试。● CPU 管脚,对应的 GND 过孔数量,建议严格参考模板设计,不能删减 GND 过孔。8 层通孔的 PCB模板,CPU 管脚 GND 过孔设计如图8-30所示,黄色为DDR管脚信号,地管脚为红色。●...
1.3 RK860电源PCB设计 RK860-X做为单颗RK806-1的辅助补充供电,一般给CPU、GPU或NPU等大电流供电。整体布局时应尽量靠近RK3588(10mm以内为佳)。RK860 PCB布局推荐参考如图6-11所示,需要注意的是输入或者输出的回路。DC-DC转换中会涉及到反馈电压,远端反馈是反馈点选择在负载端;在PCB进行布线的时候,需要慎重...
③ 差分线对应尽可能的在PCB表层走线(微带线),如果差分线对必须在不同的层走线,那么过孔两侧的走线长度必须保持一致,改变走线层,则必须保证走线层改变后仍有合适的回流路径,通常的做法是过孔旁边增加GND过孔。④ 在差分走线下方,应保持完整的参考平面,在高速走线两侧,走线相对于参考平面高度10倍距离范围...
RK3588主板PCB设计更新。从原理图,DDR等部分都自己重新整理了一遍。 #瑞智微 #硬件定制开发 #PCB #人工智能 - 高速PCB设计-李工于20241026发布在抖音,已经收获了136个喜欢,来抖音,记录美好生活!
1.1DDR模块电路的PCB设计建议 1、DDR电路简介 RK3588 DDR控制器接口支持 JEDECSDRAM标准接口,原理电路16位数据信号如图8-1所示,地址、控制信号如图8-2所示,电源信号如图8-3所示。电路控制器有如下特点: ① 兼容 LPDDR4/LPDDR4X/LPDDR5 标准。 ② 支持 64bits 数据总线宽度,由 4 个 16bits 的 DDR 通道组成,每...
一、PCB叠层设计 层的定义设计原则:1)主芯片相临层为地平面,提供器件面布线参考平面;2)所有信号层尽可能与地平面相邻;3)尽量避免两信号层直接相邻;4)主电源尽可能与其对应地相邻;5)原则上应该采用对称结构设计。对称的含义包括:介质层厚度及种类、铜箔厚度、图形分布类型(大铜箔层、线路层)的对称。PC...
1.1 DDR模块电路的PCB设计建议 1、DDR电路简介(文末附《RK3588 PCB设计指导白皮书》下载入口) RK3588 DDR 控制器接口支持 JEDEC SDRAM 标准接口,原理电路16位数据信号如图8-1所示,地址、控制信号如图8-2所示,电源信号如图8-3所示。电路控制器有如下特点: ...
1.3 RK860电源PCB设计 RK860-X做为单颗RK806-1的辅助补充供电,一般给CPU、GPU或NPU等大电流供电。整体布局时应尽量靠近RK3588(10mm以内为佳)。RK860 PCB布局推荐参考如图6-11所示,需要注意的是输入或者输出的回路。 DC-DC转换中会涉及到反馈电压,远端反馈是反馈点选择在负载端;在PCB进行布线的时候,需要慎重考虑...
1.1 DDR模块电路的PCB设计建议 1、DDR电路简介 RK3588 DDR 控制器接口支持 JEDEC SDRAM 标准接口,原理电路16位数据信号如图8-1所示,地址、控制信号如图8-2所示,电源信号如图8-3所示。电路控制器有如下特点: ①兼容 LPDDR4/LPDDR4X/LPDDR5 标准。 ②支持 64bits 数据总线宽度,由 4 个 16bits 的 DDR 通道组成...
RK3588主板PCB设计13-LPDDR4信号分组是RK3588主板PCB设计-基于altium designer23|EDA无忧学院|林超文老师主讲的第13集视频,该合集共计23集,视频收藏或关注UP主,及时了解更多相关视频内容。