首先,高性能。数据中心要求CPU的单核性能指标是Spec 2006单核要超过15分/GHz。据公开资料显示,目前单核性能最高的是AMD的CPU,可达到23~25分/GHz;其次是Arm内核的CPU,可到到20分/GHz;RISC-V内核的CPU最高可达18分,国内也有厂商在冲击该分数。 业界希望国内有更多公司的产品能够突破该门槛分数,同时还...
(更多详细介绍可参考:《RISC-V杀向服务器市场!5nm制程、最高192核,性能超AMD EPYC 7763!》)根据Ventana披露的数据显示,在SPECint 2017测试中,其128核心版本的Veyron V1在300W功耗下,大幅性能领先于64核的AMD EPYC Milan 7763(280W),并且达到了64核心AWS Graviton G3(Neoverse v1内核)、40核心Intel...
从Ventana 模拟 Veyron V2 的整数性能以及每个插槽的原始 SPECint2017 速率后,我们可以看到以下结果: 如果您对上图进行计算,那么在相同的 360 瓦功率下,具有 192 个内核的Veyron 2 RISC-V CPU 的整数吞吐量将比 AMD 的“Bergamo”Epyc 9754 处理器(具有 128 个内核和 256 个线程)高出约 23%在相同的 360 ...
值得一提的是,进迭时空第二代RISC-V高性能CPU核“X100”也已研发完毕,采用12级流水线和4发射乱序执行的超标量处理器架构,通用计算性能Coremark达到7.7/MHz,Spec2k6超过8.2/GHz,在12nm工艺下频率可达到2.5GHz,各项指标均超过设计预期。同时完整符合服务器规格要求,是全球首款同时支持完整虚拟化、RAS特性、...
64 位服务器级 RISC-V CPU 核心 X100 在 2.5GHz@12nm 时,SPECINT2006 单核性能>9 分/GHz。X100 支持 RVA23 Profile、完全虚拟化(Hypervisor 1.0、AIA 1.0、IOMMU)、RAS 特性、Vector 1.0 扩展、矢量加解密、安全性、64 核互连等。IOMMU IP遵循RISC-V IOMMU架构规范和AXI4-Stream DTI接口,支持可配置的DID...
总结来说,Ventana 的目标是让其客户设计使用这些 DSA 小芯片(无论是 FPGA 还是 ASIC)来提供更好的工作负载效率,而不仅仅是最大 SPECint 吞吐量。 安全性大幅提升 Veyron V2 的另一个特色是,支持全面的RAS,具有ECC能力、防数据中毒等。 如今,数据中心处理器还需要具有安全启动和身份验证能力。Veyron V2 设计也...
64 位服务器级 RISC-V CPU 核心 X100 在 2.5 GHz 12 nm SPECINT2006 上提供 >9 分/GHz 的单核性能。X100 支持 RVA23 Profile、完全虚拟化(Hypervisor 1.0、AIA 1.0、IOMMU)、RAS 功能、Vector 1.0 扩展、矢量加密和解密、安全性、64 核互连等。IOMMU IP遵循RISC-V IOMMU架构规范和AXI4-Stream ...
在通用计算性能上,X100的单核跑分达到7.5 SPECint2k6/GHz,Coremark达到7.7/MHz,Dhrystone达到6.5DMIPS/MHz,最多可以支持16个核同步计算。 在融合计算方面,X100也做了大量的定制优化,16核最多可提供超8TOPS@INT8的算力,并对常见的机器视觉算法、SLAM算法等做了深度优化。
RAS Error Record Interface Spec Ratified AI RISC-V AI from Semidynamics 欧洲公司Semidynamics在RV欧洲峰会上推出了他们的新产品(或许可以称之为SoC?),新产品主要针对AI负载设计。相比旧有设计,新产品最小单元是Tensor Unit,实际上就是将CPU,GPU,NPU中的最小核绑在一起。这种设计声称可以避免传统设计中不可避...
据介绍,Veyron V1采用先进的5nm制程工艺,基于Ventana自研的高性能RISC-V内核,8流水线设计,支持乱序执行,主频高达3.6GHz,每个集群最多16个内核,多集群最多可扩展至192核,拥有48MB共享三级缓存,拥有高级侧信道攻击缓解措施、IOMMU和高级中断架构(AIA)、支持全面的RAS功能、自上而下的软件性能调整方法,可以满足数据中心...