11.芯来科技:自研RISC-V core IP,北上武汉 12.进迭时空(原阿里平头哥910团队):自研高性能RISC-V core,杭州,北京 13.海思:自研RISC-V core,ARM core,SoC,北上深、西安等 14.微核芯:自研RISC-V core,北京 15.开源芯片研究院(中科院计算所):自研RISC-V core,北深 16.希奥端(原海思网络):ARM SoC+自研...
该 RISC-V 众核子系统 IP 平台可广泛应用于服务器、DPU、计算存储、网络通信、AI 等领域。据IT之家此前报道汇总,赛昉科技今年已相继推出两款 RISC-V CPU Core IP —— 主打极致性能的昉・天枢-90(Dubhe-90)和主打高能效比的昉・天枢-80(Dubhe-80),一款片上一致性互联 IP —— 昉・星链-500(...
这个IP的亮相,可以说不仅仅对中国,更是对全球RISC-V生态发展有着重要意义。高端处理器芯片一般包含两个核心IP:一个是负责计算的CPU Core,比如ARM Neoverse系列的V1/N1/V2/N2核等;另一个是将几十上百个SoC片上功能模块互连起来的片上网络NoC IP,可以看作是芯片内部的桥梁,比如ARM CMN-600/700系列。ARM...
董秘郭延洋,原阿里战略投资部资深投资人。 值得注意的是,知合计算的董事长和CEO,都出自之前的中天微,而中天微曾是中国大陆唯一的自主嵌入式 CPU IP Core 公司,而后于2018年4月被阿里全资收购。 知合计算创立至今已经完成3轮融资,投资方包括鼎晖、华登国际、联新资本、临港科创投、泰芯资本。知合计算虽然只融到Pre...
The RISC-V MC CPU IP Core is provided at no additional cost with Lattice Propel Builder. 文档 快速参考 User Manual 标题编号版本日期格式文件大小 a选择全部 aaRISC-V MC CPU IP - Lattice Propel Builder 2024.2 User Guide FPGA-IPUG-022671.012/20/2024PDF626 KB ...
另据Counterpoint预测,到2025年RISC-V将占据IoT市场的28%,汽车市场的10%。晶心针对汽车应用市场推出的AndesCore功能安全处理器适用于多种汽车功能安全场景,包括车规级MCU和域控制器、显示面板、车内监控、无钥匙开门、照明控制、胎压监控和视觉ADAS等。其功能安全处理器开发线路示意图如下。
“RISC-V是一个标准,它顺应了‘底层协议开放标准化’的行业大趋势。”彭剑英强调,在大部分人的传统认知中,“开源”代表着免费。但事实上,开放标准的指令集并不等同于免费的CPU Core IP。RISC-V开放的标准,极大加速了生态的发展。RISC-V国际基金会是RISC-V指令集架构、相关规范和利益相关者社区的全球非营利...
芯片设计位于半导体产业的最上游,是半导体产业最核心的基础,拥有极高的技术壁垒,需要大量的人力、物力投入,需要较长时间的技术积累和经验沉淀。而半导体知识产权的集中体现是享有独立知识产权的IP 核(Intellectual Property Core)。 什么是IP核? IP核是芯片设计环节中逐步分离出来的、经过验证的、可重复使用的功能模块,...
例如,基于「无剑 600」芯片设计平台,Imagination 和玄铁实现了高性能异构算力架构,产出一批高性能芯片;Arteris 将与玄铁合作保证 ArterisNcore 和 FlexNoC 片上网络互联 IP 及 SoC 自动化集成技术与玄铁 RISC-V 系列产品的互操作性。建立 RISC-V 产业合作新范式,帮助芯片公司加速技术转化过程,降低开发成本与风险...
早在今年5月,MIPS就已曝光eVocore P8700多处理器IP内核情况。这是其首款基于RISC-V开放标准指令集架构 (ISA) 的产品,也是第一个支持乱序处理和一致的多线程、多核、多集群可拓展性的RISC-V IP内核,旨在提供合作方更高水平性能,并在此基础上进一步加以创新。根据官方对外公布的产品信息,其主要特点如下:可...