在 AI 时代,芯片作为算力基础设施的重要性与日俱增。当前,专有指令集架构(ISA)如 x86 和 ARM 在市场中占据主导地位,但其封闭性与高昂授权费用已成为技术创新的桎梏。而开源模块化的 RISC-V 架构凭借其灵活性和可定制性,正在 AI 领域展现出突破性潜力,有望打破现有市场格局。近期,RISC-V+AI 领域迎来多...
主会议由一场开幕式,以及数据中心AI芯片、AI芯片架构创新、边缘/端侧AI芯片三场专场会议组成,将在主会场进行;技术论坛分为Chiplet关键技术论坛(收费制)、智算集群技术论坛(收费制)和中国RISC-V计算芯片创新论坛,将在分会场进行。 峰会同期还将布设展区,展示AI芯片产业链优秀企业的最新技术、产品与方案。同时,峰会...
and a baseline floorplan so designers don’t need to start from scratch. Utilizing QIKs and leveraging the Synopsys Fusion Compiler™ RTL-to-GDSII design product and Synopsys Design Space Optimization (DSO.ai™) AI application for chip design can accelerate the development of RISC-V-based ...
随着更多企业加入这一生态,RISC-V 有望在 AI 时代与传统指令集架构形成“三足鼎立”之势,为全球半导体产业带来新的发展机遇。 参考资料: 1.https://www.theregister.com/2024/12/04/riscv_ai_champion_investment/ 2.https://venturebeat.com/data-infrastructure/ubitium-tackles-edge-ai-and-more-with-new-...
生成式AI时代,大模型及AIGC的快速发展推动着计算需求的高速增长。从服务器到边缘,再到AI手机、AI PC、AIoT、 智能汽车 ,各个领域的AI芯片玩家都面临着新的机遇和挑战。 AI大模型与各个赛道的结合,带来了新的体验革新,这些新体验的落地则离不开各类AI芯片的支撑。放眼
As reported byJon Peddie(viaToms Hardware) this new RISC-V core is capable of combining GPU acceleration with a CPU core. It uses a CPU-with-GPU RISC-V ISA, and the NanoTile architecture enables AI acceleration as well in the same hardware. The chip is designed to be a versatile workhor...
另外,晶心科技也在2023年宣布推出全新产品线 AndesAIRE,包含首代人工智能和机器学习(AI/ML)硬件加速器IP AndesAIRE AnDLA I350(Andes Deep Learning Accelerator),以及神经网络软件开发工具包 AndesAIRE NN SDK。晶心科技的RISC-V AI处理器根据应用不同,算力需求不同细分了多条产品线 汽车则是另外一个被晶心...
葛治国,赛昉科技NoC(Network On Chip)首席架构师,新加坡国立大学博士,有着15年以上芯片设计经验。在知名学术会议发表多篇文章,并获多项美国和国际专利。 曾在华为作为核心成员参与自研一致性协议、NoC和可配置加速器等多个项目研发。加入赛昉科技以来,领导自研两代一致性NoC。
晶心科技不仅矢量处理器获得在数据中心等领域的广泛采用,在AI加速器方面,Andes晶心科技推出AndesAIRE AnDLA I350,提供行业领先的高效率、低功耗和小面积,非常适合广泛应用于边缘推理应用,包括智能物联网设备和智能相机,到智能家电和机器人等应用。 RISC-V生态成熟度高 ...
On chip memory size:2MB Video Decoder/Image Codec/VPP:支持2 ways 1080p@30fps H264 decode; JPEG Encode/Decode; Hardware video processing Interface: Ethernet and USB3.0用于视频数据的传输 让我们来分析一下,BM1880使用的RISC-V core,采用了单核64bit CPU core,按照实际应用选择的ISA为RV64 IMAFDC, ...