总的来说,它优势在于成本低于 1 美元、可弯曲且灵活,它采用基于 0.6 µm IGZO TFT 技术的非硅技术,并支持开放的 RISC-V 指令集。此外,团队在 Flex-RV 中加入了可编程硬件加速器,以支持 ML 应用。开源硬件为教育、学术研究和行业,提供了更大的合作和创新机会。Flex-RV 将为拓展可穿戴设备、医疗保健...
文章研究了一种基于AI-ISP(图像信号处理)的神经网络CSANet的硬件加速,使用 CFUPlayground 框架将其实现为 RISC-V 指令集扩展,并在软件中通过自定义指令驱动了所设计的硬件加速器,与 RISC-V cpu-only 相比,所提出的CSANet加速器实现了79.7倍的加速,平均能效提高了27.8倍。 background Deep learning ISP 目前,ISP ...
YOLO硬件加速器的控制器使用的是开源的 RISC-V core ROCKET,并为该加速器提出了基于 RISC-V 的扩展定制指令。采用 Xilinx Virtex-7 FPGA VC709 对硬件设计进行了验证,结果表明该加速器完成 YOLO 算法的时间约为 400ms,消耗更多的计算模块能达到更高的速度。 Key words: accelerator, Yolo, RISC-V,object detec...
总结梳理出一套面向RISC-V学习者从初学到深入的课程建设落地方案,提纲内容包括:RISC-V指令集基础概念、RISC-V开源社区体系、RISC-V 处理器案例代码解析、RISC-V软件工具链学习、RISC-V硬件加速仿真验证实训等,深入浅出带领学习者入门RISC-V开发。
从发展历程来看,RISC-V是从物联网起家。IoT嵌入式场景适合“单兵”突破,对于生态的需求低,软硬件切换的代价小。但是,由于IoT是低曝光度领域,尽管RISC-V架构芯片的出货量已经突破百亿颗,但普通消费者对其感知度不高,生态也难以复用。向前推进,手机、电脑、服务器等强生态场景对于生态的要求很高,软硬件切换的...
AI主要有三大部分,包含算法、资料量、统计等,通过芯片制程、CPU架构的性能,作为硬件加速器,可以有效提升产品性能。目前的AI服务器其中,RISC-V的CPU扮演加速器的角色,核心仍是由NVIDIA的GPU来运行,业内人士分析,RISC-V近年性能逐步提升之下,加上主要竞争对手Arm今年将在美国IPO,商业模式应会进行调整,甚至传出...
GAP8 处理器具有由 8 个 RISC-V 核心组成的集群和一个用于卷积神经网络 (CNN) 的专用硬件加速器,可为 AI 工作负载实现高达 200 GOPS/W(每瓦每秒千兆次运算)的功效。ARM 自 ARM 架构诞生以来,功效一直是其关注的重点,使其成为许多移动和嵌入式应用的首选。ARM 处理器旨在提供高性能和低功耗,支持跨各种...
这里我们介绍了 Flex-RV,这是一款基于开放 RISC-V指令集的 32 位微处理器,采用铟镓氧化锌薄膜晶体管在柔性聚酰亚胺基板上制造,可实现超低成本可弯曲微处理器。Flex-RV 还在微处理器内部集成了可编程机器学习 (ML) 硬件加速器,并演示了扩展 RISC-V 指令集以...
其实早在2021年7月,计算机科学家Rene Rebe就花了10个小时,修改Linux内核,从而在HiFive Unmatchd RISC-V开发板上成功运行了AMD RX 6700 XT显卡,使用的驱动是Mesa Gallium 21.1.5。Rebe不仅仅让RX 6700 XT显示出了Linux GUI图形界面,甚至可以渲染3D图形、解码视频,前者还支持硬件加速。那也是全世界第一次在...