SoC(System on Chip) 本质:集成处理器内核(如CPU/GPU)、存储单元、外设接口(USB/PCIe)等功能模块的完整计算系统,基于特定指令集(ARM/x86/RISC-V)构建。 设计关键:性能、功耗、面积(PPA)平衡,需考虑指令集兼容性、IP核复用及异构计算架构(如CPU+NPU组合)。 主流架构选择:传统以ARM和
据介绍,目前奕斯伟智能计算事业部已经推出了多款基于RISC-V架构高性能AI SoC,其中EIC7700X是全球首款搭载64位RISC-V乱序执行CPU及自研高性能NPU的AI SoC,基于四核的SiFive P550 RISC-V CPU内核,支持64位乱序执行能力,它的DMIPS跑分可以达到8.57分,这个是要超过竞品A76的指标,并且其还集成了NPU内核,AI算力...
zqh_riscv是一套开源SoC开发平台,核心部分包含处理器core、cache、片内互联总线、中断控制器、memory控制器、片内总线slave接口、片内总线master接口、片内总线device、片外总线device、时钟复位控制器、debug控制器。还包含了SOC功能验证/仿真相关的脚本程序和测试用例。除了可以运行电路仿真,平台还提供了ASIC综合脚本,可...
「哪吒」开发板 是全志在线基于全志科技 D1 芯片定制的 AIoT 开发板,是目前还比较罕见的使用 RISC-V SoC 且可运行 GNU/Linux操作系统的可量产开发板。 ncnn是腾讯优图实验室推出的一个为移动端极致优化的高性能神经网络前向计算框架,是目前同样也比较罕见的为 RISC-V 架构做过适配和优化的神经网络框架。 本文...
嘉楠研发副总裁王宏刚表示:“通过集成芯原先进的像素处理IP组合,我们基于RISC-V架构的端侧AIoT SoC K230在同类产品中具备了领先的性能和图像质量。这使得更多的端侧设备供应商能够开发适用于更广泛市场应用的创新产品。芯原的ISP技术是推动我们的端侧AIoT SoC创新的关键因素之一。”“RISC-V在嵌入式产品中的重要性...
Rocket Chip是基于Chisel开发的一款开源SoC生成器(Generator),也即它自己其实并不是一款处理器。它根据不同的配置参数可以产生不同的处理器的RTL代码,当配置参数确定之后,生成的才是一个真正的“处理器”。 从图中可以看出,Rocket Chip有六个组成部分:
经过近20年时发展,今天模块化和集成化已经完成,随着SOC芯片算力的迅速增长,已经演进到域集成的阶段。分布式架构的极限只能达到L2级别的自动驾驶能力正成为共识,因而分布式架构注定将成为历史。今天,智能座舱和自动驾驶需要更多的ECU和传感器,但分布式EEA已经到达瓶颈,算力和总线信号传输速度远远不能满足需求,因此必须...
一,整体架构: 2种核心(Kunminghu以及 Nanhu)组成的CPU Cluster,每个核有I-Cache64KB,D-Cache64KB,L2Cache最大256KB或是1MBKB。CPU Cluster加上IOMMU,TEE(安全环境)和L3缓存,内存控制器,IO控制器(PCIe等)通过片上网络互联,组成SoC。 Kunminghu主要是针对高性能的服务器市场,Nanhu是针对嵌入式市场 ...
纳思达:已经完成了两款基于 RISC-V 的 CPU 设计,与平头哥合作基于玄铁 CPU 设计的芯片重点应用在奔图激光打印机主控Soc芯片。东软载波:公司专注于 RISC-V 指令集架构的物联网微处理器 MPU 芯片,基于 RISC-V 架构的芯片 ES32VF 已经量产。中科蓝讯:公司自成立即采用RISC-V指令集架构作为技术开发路线研发、...
在今年 8 月 19 日至 25 日举办的第四届 RISC-V 中国峰会(RVSC2024)期间,开发人员成功在北京开源芯片研究院展示了基于“南湖”开发板上成功运行起了《云・原神》。据介绍,目前南湖v3和昆明湖v1已经准备好流片了。除了RISC-V处理器内核之外,“香山”项目推出了可配置和可扩展的SoC解决方案,支持更高性能...