the system runs at HSE 8 MHz, using PLL to create 72 MHz SystemClock// ADCCLK = PCLK2/<divider>// PCLK2 runs @72 MHz, ADCCLK can be max. 14 MHzRCC_ADCCLKConfig(RCC_PCLK2_Div6);/
百度试题 题目语句RCC ADCCLKConfig(RCC PCLK2 Div8); 表示配置ADC时钟为PCLK2的8分频,即9MHz。 A.正确B.错误相关知识点: 试题来源: 解析 A 反馈 收藏