PCIbus Eurocardpackaging CompactPCI BetterIECconnectors5 WhyusethePCIbus?广泛的工业支持具有即插即用特性丰富的软件产品32-bitdatatransfersat33MHz(132Mbytes/sec)PCI是事实上的工业标准defactostandard 6 PCI总线 1991年下半年,Intel公司首先提出了PCI的概念,并联合IBM、Compaq、AST、HP、DEC等100多家公司成立了...
PCI (Peripheral Componet Interconnect) [6]总线是 Intel在 1993提出的计算 机本地总线,并由 PCI-SIG (Peripheral Component Interconnect Special Interest Group)[7] 负责标准的制定。PCI总线的数据采 用并行传输,比特位 宽为32位或64 位,常用为32位, 时钟速率为 33MHz或者 66MHz,常用为 33MHz。对于 ...
普通外设插槽中有十三根线定义为pxi_lbl[0-12]左侧本地总线,用于为安装在该插槽上的pxi模块与安装在左侧相邻插槽上的pxi模块使用定义的本地总线实现数据交换,而星型触发总线的对应线定义为pxi_star[0-12],每根线分别连接到机箱中其他外设模块203的pxi_star,用于为其他外设模块203提供精确的...
PXI-781xR and PXI-783xR The only NI PXI boards that use the Local Bus are the ones that can control the SCXI portion of PXI Combo chassis (PXI-101x chassis) when installed in the right most slot of these chassis. The following are some of the capabilities of each type of board: ...
XP4 Connector Pinout for the Hybrid Slot B GA3 GND 12V GND PXI_TRIG4 GND PXI_TRIG0 GND C GA2 SYSEN# GND 3.3V PXI_TRIG5 ATNLED ATNSW# RSV D GA1 WAKE# GND 3.3V GND PXI_STAR GND PXI_LBL6 E GA0 ALERT# GND 3.3V PXI_TRIG6 PXI_CLK10 PXI_TRIG7 PXI_LBR6 F GND GND GND ...
這個表格表明PXI E系列板卡使用了PXI Trigger匯流排的第0、1、2、3、4、5、7線,但沒有使用第6線。它們可以接收PXI Star Trigger的信號但不能接受PXI背板時脈信號。板卡上有與部分左邊本地匯流排(從0到3)和所有右邊本地匯流排的實體連接,但這些線都被驅動程式所保留,也就是說NI-DAQ不提供任何使用這些本地...
PXI_LBL12 GND 25 GND 5V REQ64# ENUM# 3.3V 5V GND 24 GND AD[1] 5V V(I/O) AD[0] ACK64# GND 23 GND 3.3V AD[4] AD[3] 5V AD[2] GND 22 GND AD[7] GND 3.3V AD[6] AD[5] GND 21 GND 3.3V AD[9] AD[8] M66EN C/BE[0]# GND 20 GND AD[12] GND V(I/O) AD[...
3U PXI Express Hybrid Peripheral Slot 混合插槽 Connector 的Pinout如图 8所示,J1 Connector 提供完整 32bit PCI 总线所需引脚, XP3 Connector 提供一条×8 PCI Express Link所需的引 脚,而XP4 Connector 跟PXI系统中 Connector 此位置引脚基本相 同,只是本地总线缩 减为只剩 PXI_LBL6、 PXI_LBR6这 一对...
XP4 Connector Pinout for the Hybrid Slot B GA3 GND 12V GND PXI_TRIG4 GND PXI_TRIG0 GND C GA2 SYSEN# GND 3.3V PXI_TRIG5 ATNLED ATNSW# RSV D GA1 WAKE# GND 3.3V GND PXI_STAR GND PXI_LBL6 E GA0 ALERT# GND 3.3V PXI_TRIG6 PXI_CLK10 PXI_TRIG7 PXI_LBR6 F GND GND GND ...
每一个总线片断中,假若两路插槽都存在,背板应该可以将信号从表2的A栏中的PXI_LBR[0:12]发给所对应的B栏PXI_LBL[0:12]。 在设计中,利用PXI的局部总线传送解调后的两路串行数据,因为每路数据都由三路信号组成:时钟、数据和使能,两路串行数据共有六路信号,同时考虑数据传输的安全性,采用双点双线传送串行数据,因...