IT之家 7 月 3 日消息,igor'sLAB 提前曝光了即将发布的 PCI SIG 的 CEM 5.1 规范(作为 ATX 3.1 的基础)以及 PCIe Base 6 草案,其中包括很多令人意想不到的设计。首先,RTX 4090 系列高端显卡中遭人诟病的 12VHPWR 连接器将被取消,作为替代品出现的是 12V-2×6 连接器。新的 CEM 5.1 规范采用...
7月4日:igor'sLAB提前曝光了即将发布的PCI SIG的CEM 5.1规范(作为ATX 3.1的基础)和PCIe Base 6草案,其中包括许多意想不到的设计。首先,RTX 4090系列高端显卡中饱受诟病的12VHPWR连接器将被取消,而12V-2×6连接器将作为替代品出现。新的CEM 5.1规范使用新的12V-2×6连接器来取代现有的12VHPWR连接器...
今年虽然遭遇了疫情,但PCI-SIG依然有条不紊的制定 PCIe 5.0 CEM 规范和测试规范,PCI-SIG 下属工作组包括 CEM 工作组 和 SEG 工作组展开了非常多的线上技术讨论,并组织了虚拟的 workshop 和开发者大会。陆续更新了 PCIe 5.0 CEM 0.7/0.9 版本规范,在今年 10月,更新了 PCIe 5.0 PHY Test Spec 0. 5版本。...
速率从 16 GT/s 提升到 32 GT/s 的最大困难在于损耗需要从-28dB 增加到 -376dB;因此,信道要求进行了重新定义,CEM 规范仅允许插卡采用表面安装连接器,而不允许使用过孔连接器。损耗增加意味着 PCIe 5.0 需要新的一致性测试板,PCIe5.0 的测试夹具只能从 PCI-SIG 购买。测试夹具包括 CBB 和 CLB,都可...
PCI-Express于 2000 年首次发布,最初是围绕高密度边缘连接器的使用而开发的,至今仍在使用。PCIe 卡机电规范 (CEM) 定义了过去二十年使用的 PCIe 附加卡外形尺寸,范围从 x1 到 x16 连接。 尽管PCIe CEM 多年来几乎没有发生任何变化(很大程度上是为了确保向后和向前兼容性),但信号标准本身却经历了多次速度升级。
PCI-Express 于 2000 年首次发布,最初是围绕高密度边缘连接器的使用而开发的,至今仍在使用。PCIe 卡机电规范 (CEM) 定义了过去二十年使用的 PCIe 附加卡外形尺寸,范围从 x1 到 x16 连接。 尽管PCIe CEM 多年来几乎没有发生任何变化(很大程度上是为了确保向后和向前兼容性),但信号标准本身却经历了多次速度升级...
PCIe Base标准主要描述PCIe的基本结构、协议、链路层、物理层以及软件接口,适用于所有PCIe接口。而CEM标准则关注PCIe接口在PCI桌面/服务器中的应用策略,包括各种类型的插卡的定义与使用等。 二者互有关联,要理解芯片级互连的硬件(电气)特性要求,需要深入分析这两个规范。©...
1.PCIe 5.0的CEM中定义了系统主板和AIC卡的Tx眼图指标如下: 图4 PCIE5.0 CEM规范TX端眼图指标 Tx测试是基于上述的系统链路分配的组网环境下完成的,包括测试通道以及对端芯片封装模型,具体测试组网将在下面的第3点详细说明。另外,在做眼图的信号参数计算时,需要经过PCIe 5.0基础规范里定义CDR和接收均衡器 (CTLE DFE...
前面的文章介绍过,PCIe总线除了有Base Spec,还有关于PCIe卡的Spec(又称为CEM Spec,全称为PCI Express Card Electromechanical Specification)。该Spec主要内容包括辅助信号(Auxiliary Signals)、热插拔(Add-in Card Hot Insertion and Removal)、电源传递(Power Delivery)、PCIe卡电气规范(Add-in Card Electrical Budget)...