它采用1/2/3 Trio设计,每个Trio包含3根线,最多可达到9根线,比D-PHY少一根线。尽管如此,C-PHY在数据传输量上却更大。在相同的2.5G速率下,C-PHY能实现高达17.1G的传输速率,而D-PHY仅为10G。值得注意的是,C-PHY采用电压驱动方式,其信号幅度绝对值分别为0、100和200mv,由于信号较弱,对传输条件要...
带宽:最大6Gsps/Trio, 13.68Gbps/Trio 适配的协议层:csi-2, dsi 优势:相比dphy, cphy能用更少管脚实现更高的带宽。 物理结构 3条wire组成一个trio(相当于dphy的lane的概念),多个trio构成一个link。无专门的时钟通道。 注:协议并未限制trio数量,一般考虑PPI接口与dphy兼容,trio的数据会设置为与dphy lane数一...
MIPI接口协议层主要包括CSI和DSI两种,其中CSI主要用于图像输出,如图像传感器等; DSI主要用于图像输入,如屏幕显示器等. 对于camera而言,主要应用CSI,以及CSI对应的PHY层的C-PHY和D-PHY. 如上��所示:MIPI协议主要包含三层,从下往上分别为:物理层、协议层、应用层。 C-PHY C-PHY的物理层每个trio有A、B、C ...
Trio速率动态适配100Msps~2.5Gsps(CPHY 总带宽不超过DPHY总带宽即可)D-PHY发送端:固定4 lane 输出,每个lane 速率可配置:可配置启用初始Deskew或周期性Deskew发送 透传数据包:可透传MIPI CSI v3.0, MIPI DSI 1.3标准数据包 支持所有数据包类型 支持最大16个虚拟通道 支持最高8亿像素的传感器图像 支持...
最多是9根线。相对于D-PHY,C-PHY传输速率更高,C-PHY每个Trio最高速率是5.7Gb/s,3个Trio合计...
采用5进制传输,效率高于D-PHY的二进制,效率为原来的2.27倍; 没有时钟信号,由于使用了三根线,并且时钟编码到每一个symbol中,而且在每一个symbol boundary都有电压的跳变,时钟恢复也比较简单。 C-PHY lane is known as a Trio. 1 Sym=2.28 bits
CPHY接收到DPHY 发送的透传 C-PHY 接收端: 支持1~3个trio可配置 每个trio的A/B/C 3线可任意切换 可配置C-PHY补偿通道模型,适配sensor离模块较远的情况 Trio速率动态适配100Msps~2.5Gsps(CPHY 总带宽不超过DPHY总带宽即可) D-PHY发送端: 固定4 lane 输出,每个lane 速率可配置: 可配置启用初始Deskew或周期...
然而,C-PHY的更高的性能并不是免费的;C-PHY带来了一些挑战,包括需要针对不同数据速率范围进行编程的独特 CDR、引入编码抖动的多级信号传输以及使 PCB 设计复杂化的独特的基于 trio 的信号传输。 总之,MIPI C-PHY是一个更复杂、更强大、更高效的PHY,而C-PHY/D-PHY组合在各方面更是如此。Mixel 创建并经过硅验...
Trio速率动态适配100Msps~2.5Gsps(CPHY 总带宽不超过DPHY总带宽即可) D-PHY发送端: 固定4 lane 输出,每个lane 速率可配置: 可配置启用初始Deskew或周期性Deskew发送 透传数据包: 可透传MIPI CSI v3.0, MIPI DSI 1.3标准数据包 支持所有数据包类型
Mixel的MIPI C-PHY/D-PHY组合IP是一种高频、低功耗、低成本的物理层。MIPI C-PHY IP支持3.5Gsps/trio的速度,等效数据速率为7.98 Gbps/trio,在MIPI D-PHY模式下,该IP支持每通道高达2.5Gbps的速度。凭借C-PHY中最多三个trio和D-PHY中最多四个通道,该组合IP在各自模式下的总带宽可达23.94Gbps和10Gbps。