边界扫描。即Boundary-scan,也就是JTAG设计的初衷,主要用于芯片本身和PCB电路板的硬件测试。 2. JTAG硬件接口 JTAG协议工作的基本逻辑全依赖内部的TAP控制器(Test Access Port),其实就是一个状态机,通过TMS信号来切换不同的状态。 标准的JTAG接口最少需要4个引脚,即:TCK、TDI、TDO和TMS,在IEEE1149.1标准中,TRST信...
JTAG中主要包含两部分内容:TAP(TEST ACCESS PORT)和BOUNDARY-SCAN ARCHITECTURE。 边界扫描的基本思想是:在靠近芯片输入输出引脚处,增加一个移位寄存器单元,称为边界扫描寄存器(Boundary-Scan Register cell) 在芯片处在debug模式下时,这些边界扫描寄存器可以将芯片和外围的input/output隔离开来, 对于input,可以通过边界扫描...
1988 年JTAG 提出了标准的边界扫描体系结构,名称叫Boundary-Scan Architecture Proposal Version 2.0,*后目标是应用到芯片、印制板与完整系统上的一套完善的标准化技术。1990 年IEEE 正是承认了JTAG 标准,经过补充和修改后,命名为IEEE1149.1-90。同年,又提出了BSDL(Boundary Scan Description Language,边界扫描描述语言)...
INTEST 指令是在 IEEE 1149.1 标准里面定义的一条 很重要的指令:结合边界扫描链,该指令允许对开发板上器件的系统逻辑进行内部测试。 寄存器分为两大类:指令寄存器和数据寄存器。在上面提到的 Bypass 寄存器,Device Id寄存器和 Boundary-scan 寄存器(边界扫描链),都属于数据寄存器。在 调试当中,边界扫描寄存器(边界扫描...
JTAG是JOINT TEST ACTION GROUP的简称。IEEE 1149.1标准最初就是由JTAG这个组织提出,最终由IEEE批准并标准化的。所以,该标准也称为JTAG调试标准。下面要介绍的是JTAG中的BOUNDARY-SCAN ARCHITECTURE和TAP (TEST ACCESS PORT)的基本构架。 1-1边界扫描 边界扫描(Boundary-Scan)即在芯片的每个输入输出管脚上都增加一个...
尽管人们认为 IEEE 1149.1 标准实际上就是JTAG,不过该标准的官方称谓是“标准测试访问端口与边界扫描架构 (Standard Test Access Port and Boundary-Scan Architecture)”。它定义了利用边界扫描检测 PC 电路板的检测访问端口 (TAP) 等。 JTAG协议发展到现在,目前主要有三个典型应用: ...
JTAG 这个名字是由该标准的制定者 —— 联合测试行动小组(Joint Test Action Group)的名字缩写而来。其相关标准于 1990 年标准化为 IEEE Std. 1149.1-1990(该标准的全称是 Test Access Port and Boundary-Scan Architecture(测试访问端口和边界扫描架构))。
尽管人们认为 IEEE 1149.1 标准实际上就是JTAG,不过该标准的官方称谓是“标准测试访问端口与边界扫描架构 (Standard Test Access Port and Boundary-Scan Architecture)”。它定义了利用边界扫描检测 PC 电路板的检测访问端口 (TAP) 等。 JTAG协议发展到现在,目前主要有三个典型应用: ...
JTAG是JOINTTESTACTIONGROUP的简称。IEEE1149.1标准最初就是由JTAG这个组织提出,最终由IEEE批准并标准化的。所以,该标准也称为JTAG调试标准。下面要介绍的是JTAG中的BOUNDARY-SCANARCHITECTURE和TAP(TESTACCESSPORT)的基本构架。1-1边界扫描边界扫描(Boundary-Scan)即在芯片的每个输入输出管脚上都增加一个移位寄存器单元(...
边界扫描技术不仅可测芯片或PCB的逻辑功能,还可以测试IC(Integrated Circuit)或PCB(Printed Circuit Board)之间的连接是否存在故障。因此已成为数字系统可测性设计的主流,IEEE也已于1990年确定了有关的标准IEEE 1149.1,其全称是IEEEStandard for Test Access Port and Boundary-Scan Architecture。