GD32F303有3个12位逐次逼近型ADC(SAR ADC),这三个ADC可以独立工作,也可以让ADC0和ADC1工作在同步模式下。有最多21个外部ADC引脚可用于将连接到这些引脚的电压值转换为数字量,这些引脚号可以通过Datasheet获得。 表中ADC012_INx的意思是:该IO口可以作为通道x用于ADC0、ADC1和ADC2。如ADC012_IN0,表示PA0可以...
GD32F303有3个12位逐次逼近型ADC(SAR ADC),这三个ADC可以独立工作,也可以让ADC0和ADC1工作在同步模式下。有最多21个外部ADC引脚可用于将连接到这些引脚的电压值转换为数字量,这些引脚号可以通过Datasheet获得。 表中ADC012_INx的意思是:该IO口可以作为通道x用于ADC0、ADC1和ADC2。如ADC012_IN0,表示PA0可以...
步骤1: 查看开发板的电路原理图,确定adc的使用引脚,使用的是引脚PF6,即adc012_IN4,如下图: 步骤2: 使用env工具开启adc外设,并选择配置相应的adc外设,如下如 步骤3:打开drv_adc.c文件,修改代码 修改后代码如下,也可以全部修改为GET_PIN(F, 6) #ifdef BSP_USING_ADC2 { ADC2, RCU_ADC2, { GET_PIN(A,...
Remap: TIMER13_CH0 Default: PF10 PF10 22 I/O Alternate: ADC2_IN8, EXMC_INTR Remap: TLI_DE OSCIN 23 I Default: OSCIN Remap: PH0 OSCOUT 24 O Default: OSCOUT Remap: PH1 NRST 25 I/O Default: NRST Default: PC0 PC0 26 I/O Alternate: ADC012_IN10 Remap: EXMC...
Additional: ADC012_IN12 PC3 M5 K2 29 18 11 I/O 5VT Default: PC3 Alternate:SPI1_MOSI,I2S1_SD,USBHS_ULPI_NXT, ETH_MII_TX_CLK, EXMC_SDCKE0, EVENTOUT Additional: ADC012_IN13 VDD G3 - 30 19 - P - Default: VDD VSSA M1 J1 31 20 12 P - Default: VSSA VREFN ...
RT-Thread开发GD32F450添加adc外设 开发板使用的是gd32f450zk,env工具使用的版本是1.3.5,rtthread版本是5.0.0 添加adc外设的步骤如下: 步骤1: 查看开发板的电路原理图,确定adc的使用引脚,使用的是引脚PF6,即adc012_IN4,如下图: 步骤2: 使用env工具开启adc外设,并选择配置相应的adc外设,如下如...
Additional:ADC012_IN13 VDD36PDefault:VDD VSSA37PDefault:VSSA VREFP38P-Default:VREFP VDDA39P-Default:VDDA Default:PA0 Alternate:TIMER1_CH0,TIMER1_ETI,TIMER4_CH0, PA0-WKUP40I/O5VTTIMER7_ETI,USART1_CTS,UART3_TX,ETH_MII_CRS, EVENTOUT Additional:ADC012_IN0,WKUP Default:PA1 Alternate:TIMER...
12.7.7.Watchdoglowthresholdregister(ADC_WDLT)255 12.7.8.Routinesequenceregister0(ADC_RSQ0)256 12.7.9.Routinesequenceregister1(ADC_RSQ1)256 12.7.10.Routinesequenceregister2(ADC_RSQ2)257 12.7.11.Routinedataregister(ADC_RDATA)258 12.7.12.Oversamplecontrolregister(ADC_OVSAMPCTL)258 13.Digital-to...
ADC012_IN12 Default: PC3 PC3 M5 K2 29 18 11 I/O 5VT Alternate:SPI1_MOSI,I2S1_SD,USBHS_ULPI_NXT, ETH_MII_TX_CLK, EXMC_SDCKE0, EVENTOUT Additional: ADC012_IN13 VDD G3 - 30 19 - P - Default: VDD VSSA M1 J1 31 20 12 P - Default: VSSA VREFN N1 K1 - - - P - Defaul...
ADC012_IN12 Default: PC3 PC3 M5 K2 29 18 11 I/O 5VT Alternate:SPI1_MOSI,I2S1_SD,USBHS_ULPI_NXT, ETH_MII_TX_CLK, EXMC_SDCKE0, EVENTOUT Additional: ADC012_IN13 VDD G3 - 30 19 - P - Default: VDD VSSA M1 J1 31 20 12 P - Default: VSSA VREFN N1 K1 - - - P - Defaul...