本文的创新点是完成了对像元数为2048的IL-E2 TDI-CCD的驱动时序的VHDL编写和在可编程器件中的下载实现,时序仿真和硬件电路测试表明该时序电路能够较好地产生器件所需的时序脉冲;使用延迟量小的FPGA使得系统可以工作在百兆赫兹的高频段,可靠性和稳定性得到了很好的保证;程序可移植性强,可作为其它类型的CCD驱动时序设计...
TDI:测试数据输入管脚;TDO测试数据输出管脚;TMS:测试模式选择管脚;TCK测试时钟输入管脚;TRST:测试复位输入管脚。这个JTAG接口可以完成PC和FPGA的通信,可以通过JTAG口通过PC完成对FPGA扫描,BIT文件下载,Chipscope分析等调试功能。为实现JTAG功能,你需要FPGA在PCB板上有JTAG边界扫描电路,JTAG并口或者USB...
CCD是一种广泛应用于成像系统中的光学传感器,TDI-CCD利用延时积分的方法,通过对同一物体多次曝光,实现增强型光能采集的目的。同时,根据像移补偿的速度,设计TDI-CCD的电荷转移速率,能够实现电子学像移补偿。本文阐述的成像系统以TDI-CCD为核心,利用FPGA实现CCD图像数据整合功能的硬件系统。由于FPGA在资源、速度、效率、稳...
基于FPGA的TDICCD驱动时序设计 黄美玲 张伯珩 边川平 李露瑶 (中国科学院西安光学精密机械研究所,西安710068)摘要在分析TDICCD器件驱动时序关系的基础上,设计了可选积分级数的驱动时序发生 器.作为卫星上的有效载荷,TDICCD成像系统可以根据不同的光照条件及探测分辨率的需求,选择不同积分级数,提高成像系统的灵敏度...
摘要 介绍一种简单易行的TDICCD自动曝光控制方法,通过对TDICCD工作原理的介绍、对其驱动时序的分析来说明了采用FPGA实现TDICCD自动曝光控制的原理。并采用VHDL对所设计的驱动时序进行编程,针对ALTERA公司可编程逻辑器件E... 关键词TDICCD / FPGA / 曝光 / 自动...
It consumes less FPGA resource for the whole controlling program, and the utilization of LUTs and Block RAMs are 38%and 20%, respectively, which satisfies the application requirement of space camera.%针对目前基于数字信号处理(DSP)的空间时间延时积分电荷耦合器件(TDICCD)相机控制器可靠性差,资源耗费...
摘要:介绍TDI-CCD的特点、工作原理,根据项目所使用的TDI-CCD的使用要求,设计一种基于Altera公司的现场可编程门阵列(FPGA)EP3C-25Q240的TDI-CCD驱动时序电路,驱动时序使用VHDL语言编写,在QuartusⅡ平台上进行时序仿真,通过在硬件电路中的测试结果表明,驱动时序满足该款产品的要求。该实验的主要目的是验证这款TDI-CCD的...
利用FPGA实现TDICCD自动曝光控制 维普资讯 http://www.cqvip.com
TDICCD 是一种时间延迟积分图像传感器件,精准可靠的时序逻辑信号是 TDICCD 工作的最基本条件,是保障整个系统有效工作的关键,阐述了以 FPGA 为开发平 台设计 TDICCD8091 驱动时序的全过程。 1 TDICCD 的特点及工作原理 1.1 TDICCD 的特点 TDICCD 是一种具有面阵结构,线阵输出的 CCD,它的列数是一行的像元数,...
基于FPGA的TDICCD驱动时序设计.pdf 9页内容提供方:max 大小:1.33 MB 字数:约小于1千字 发布时间:2018-08-08发布于陕西 浏览人气:1 下载次数:仅上传者可见 收藏次数:0 需要金币:*** 金币 (10金币=人民币1元)基于FPGA的TDICCD驱动时序设计.pdf 关闭预览 想预览更多内容,点击免费在线预览全文 ...