1、DONE信号灯拉低DONE电平导致FPGA不能初始化 先看图: 由于要有FPGA配置完成的指示,因此在DONE上接了一个LED灯。 从FPGA的配置时序中看到,当FPGA配置成功后输出一个高电平,然后DONE脚再变为输入态,并检测到其为高电平后,就开始初始化运行;从上图可以看出,当DONE变为高阻输入后,DONE上的电压就等于(3.3-0.7)*...
1、DONE信号灯拉低DONE电平导致FPGA不能初始化 先看图: 由于要有FPGA配置完成的指示,因此在DONE上接了一个LED灯。 从FPGA的配置时序中看到,当FPGA配置成功后输出一个高电平,然后DONE脚再变为输入态,并检测到其为高电平后,就开始初始化运行;从上图可以看出,当DONE变为高阻输入后,DONE上的电压就等于(3.3-0.7)*...
==>Medium光端机中FPGA的DONE管脚外接240欧姆电阻(推荐值为330欧姆)与 相连。而且还有一端外连接一个LED。然后接地。当LED点亮时,表示FPGA已经完毕了配置。 小结: 通过以上的分析,当FPGA不能正常配置时,能够从下面几个方面进行排查: 1. DONE指示信号LED灯是否亮,亮表示配置完毕; 2. 測量电压是否正常,分别有内...
核心板板载7个LED。其中LED0为电源指示灯,在核心板供电后默认点亮。LED8为CPLD状态指示灯,在核心板DSP上电复位完成后点亮。LED1和LED2为DSP端用户可编程指示灯,分别对应GPIO14和GPIO15两个引脚,高电平点亮。LED3和LED4为FPGA端用户可编程指示灯。LED5为FPGA DONE指示灯,当FPGA初始化完成后会点亮。 图11 图12...
核心板板载6个LED,其中LED0为电源指示灯,默认上电时点亮。LED1和LED2为ARM端用户可编程指示灯,分别对应PC17和PC18两个引脚,高电平点亮。LED3为FPGA端DONE指示灯,FPGA端加载可执行程序后点亮。LED4和LED5为FPGA端用户可编程指示灯,分别对应P15和P16两个引脚,高电平点亮。
达芬奇板载1个下载完成指示灯(DONE)。程序下载完成后,该指示灯会变亮,变亮后程序才会开始正常运行。 有源蜂鸣器 达芬奇板载1个有源蜂鸣器(BEEP),可以实现简单的报警/闹铃。 EEPROM (AT24C64) 达芬奇板载一个I2C接口的EEPROM芯片,容量为64Kbit,也就是8K字节。用于存储一些掉电不能丢失的重要数据,比如系统设置的一些...
此时需要做的,就是检查PCB上DONE部分的设计,看看是不是有和其他管脚相连的情况,被其他管脚强行拉低了。或者是设计的DONE点亮LED灯电路不合理, LED通电后把DONE管脚的电平降为低电平。 如果你不清楚如何设计这部分电路,从 www.xilinx.com 上,找到一款和你使用的FPGA型号相同或者同系列的开发板,参考它的原理图设计...
此时需要做的,就是检查PCB上DONE部分的设计,看看是不是有和其他管脚相连的情况,被其他管脚强行拉低了。或者是设计的DONE点亮LED灯电路不合理, LED通电后把DONE管脚的电平降为低电平。 如果你不清楚如何设计这部分电路,从www.xilinx.com 上,找到一款和你使用的FPGA型号相同或者同系列的开发板,参考它的原理图设计。
核心板板载6个LED,其中LED0为电源指示灯,默认上电时点亮。LED1和LED2为ARM端用户可编程指示灯,分别对应PC17和PC18两个引脚,高电平点亮。LED3为FPGA端DONE指示灯,FPGA端加载可执行程序后点亮。LED4和LED5为FPGA端用户可编程指示灯,分别对应P15和P16两个引脚,高电平点亮。