能够使用FPGA对由信号发生器(电平设置不能超过3.3V,与XDC文件中设置保持一致)产生100Mhz-1hz的频率的信号进行实时测量,对于低于1000hz的信号可以精确到0.1hz,将计算结果通过串口发送给stm32,显示在LCD屏幕上。上电开始测量可以自动换挡。 分为低频高频两档,高频档使用测频法,低频档使用测周法 2.2 说明 2021年6月...
导致测量的时间过长。2.占空比测量:这里借鉴了基于FPGA的简易频率计设计这篇文章的测量方法。通过门控时间内,对PLL倍频的200MHz时钟clk_200计数,读出待测信号连续的四个边沿的计数值,通过 sayhealer2022-02-09 07:07:00 基于FPGA和STM32的相位差测量的相关资料分享 ...
,弄了一下午代码,觉得位数不够,最终索性就不用数码管了,使用了uart发送给STM32.
用双边沿其实就是想让大家多体会体会双边沿移位寄存器的写法这样子,实际上算单边沿就够了. 可以看到其实我的测频模块和闸门信号是可以不相关的,但是由于题目有要求,我就不断输出这些周期数,再给stm32做数据处理了,因为这样测频会多出很多结果用于处理. 主要做的工作有: 用PLL例化了一个200M的时钟,用于计数和检...
2.3 【控制篇-3】电赛:STM32片上常用外设资源详解 01:23:09 2.4 【控制篇-4】电赛:常用传感器模块1(红外、超声波、编码器) 52:02 2.5 【控制篇-5】电赛:常用传感器模块2(陀螺仪和加速度计) 01:26:31 2.6 【控制篇-6】电赛:电机及其驱动电路 46:23 2.7 【控制篇-7】电赛:滤波及PID算法详解 35...
5.3 STM32程序设计基础 第6章 键盘、显示和存储模块设计 6.1 矩阵键盘模块设计 6.2 1602字符型液晶...
基于FPGA+stm32的的等精度频率计的设计资料分享 导致测量的时间过长。2.占空比测量:这里借鉴了基于FPGA的简易频率计设计这篇文章的测量方法。通过门控时间内,对PLL倍频的200MHz时钟clk_200计数,读出待测信号连续的四个边沿的计数值,通过 2022-02-09 07:07:00 ...
本设计为FPGA+STM32开发板,可处理高速信号,具有8位并行高速AD/DA,满足电学设计需求。 板载资源:旋风IV EP4CE10E22C8N、STM32F103C8T6、AD9708、AD9280等外设,共34个FPGA独立IO口,18个STM32独立IO口,预留TFT、OLED屏接口。 典型应用:FPGA处理高速信号,STM32处理显示与通信,如高速DDS、示波器、频率计等。 FPGA...
曾凯锋 2016-1-28 16:07:49 22911 频率计 Verilog 扫一扫,分享给好友 复制链接分享 链接复制成功,分享给好友0 新手一枚,编写的等精度频率计 4 DigitalFrequencyMeter.rar 706.55 KB , 下载次数: 478 淘帖 显示全部楼层 最近下载过的用户(68) 相关推荐 • 基于FPGA+stm32的的等精度频率计的...
P72.2 【控制篇-2】电赛:STM32介绍及开发流程 1:14:18 P82.3 【控制篇-3】电赛:STM32片上常用外设资源详解 1:23:09 P92.4 【控制篇-4】电赛:常用传感器模块1(红外、超声波、编码器) 52:02 P102.5 【控制篇-5】电赛:常用传感器模块2(陀螺仪和加速度计) 1:26:31 P112.6 【控制篇-6】电赛:电机及其...