F28388D的EMIF 找了几个参考手册,里面都没有讲清楚,EMIF1和EMIF2的这几个CSxn,与同步接口、异步接口的对应情况。目前,已经知道,EMIF1_CS0n是只能接同步接口 请问: EMIF1_CS2n、 EMIF1_CS3n、 EMIF1_CS4n、 EMIF2_CS0n、 EMIF2_CS2n 这5个,与同步、异步接口的对应链接关系 感谢 user6355257: EMIF2_...
F28388D的配置 Other Parts Discussed in Thread:CONTROLSUITE,C2000WARE 硬件上完成: 通过SPI外扩了256M字节的Nor Flash SCI接了422和232串口 两路CAN(接在了28388D的CAN接口上) 一路EtherCAT 通过EMIF1外扩了64M字节的SDRAM 配置和测试: 需要对以上进行测试 尝试了咱们论坛置顶的control suite,没找到想要...
由于自己设计的电路板,与28388D的评估板设计上,有些区别,所以没办法实现硬件选择启动方式。 只能,想办法通过程序的修改,来完成硬件直接拉高的情况,而且原本的GPIO72,没办法使用了,被EMIF的做数据口使用了。 , @vince: 还想请教一下,芯片被供电之后,从文件的哪个地方开始执行呢? 望截图指导 感谢! , Green Deng:...
I am developing on a F28388D ControlCard and have run into a slight issue using External Memory Interface2 (EMIF2). I have configured GPIO's - GPIO_setPinConfig(GPIO_118_EMIF2_CLK); GPIO_setPinConfig(GPIO_120_EMIF2_WEN); GPIO_setPinConfig(GPIO_116_EMIF2_C...
将外部扩展 SDRAM 的冲突数据线路 D9和 D12连接到 EMIF1的 D16和 D17 (根据原始 SDRAM_D9和 D12、未连接到 EMIF1_D9和 D12)。 连接方式如下图:μ A 连接方法如下: 尝试2:(将SDRAM的地址线和数据线整体平移连接到DSP的EMIF1上)μ A
如emif can模块(符合iso 11898-1 / can 2.0b标准) ethercat,以太网和mcan(can-fd) 可扩展f2838x的连接性 带有mac和phy的usb 2.0端口 使用户可以轻松地为其应用添加通用串行总线(usb)连接。 嵌入式实时分析和诊断(erad)模块通过提供额外的硬件断点
EMIF1 grabing in CPU1 to store 0x00 values in SDRAM and EMIF1 grabing in CPU2 storing differential ADC values using DMA to SDRAM I am probing EMIF clock (which is going to SDRAM)which is configureed as follows // // Configure to run EMIF1 on half Rate ...
外部存储器接口 (emif) 嵌入式实时分析和诊断 (erad) 连接管理器(cm) 高级加密标准 (aes) 加速器 微型直接存储器存取 (μdma) 控制器 通用异步接收器/发送器 (cm-uart) 内部集成电路 (cm-i2c) 同步串行接口 (ssi) 快速串行接口 (fsi) 串行通信接口 (sci/uart)(引脚可引导) ...
(16 Hi-Res) 3x eQEP 8x SD Filters 8x CMPSS 3x DAC PF1 PF9 PF2 PF5 PF6 EMIF1 EMIF2 Result PF3 169x GPIO INPUT XBAR PF4 OUTPUT XBAR Secure ROM Boot ROM D0-D1 RAM (8KB) M0-M1 RAM (4KB) CLA ROM 2x CAN 1x USB 1x CM-I2C 1x CM-UART 1x SSI 1x CAN-FD 1x Ethernet 1...
如需获取准确内容,请参阅链接中的英语原文或自行翻译。 对于SDRAM,最大 CLK 频率为100MHz。 ASRAM 是异步接口,因此没有时钟,但设置/保持和频闪定时可设置为 EMIF CLK 周期的否,而 EMIF CLK 可设置为200MHz 最大值。 此致, 维耶克·辛格 向上0True向下...