手上有一套TI的DRV8301开发板,用示波器测试BUCK模块相关引脚电压波形,非常标准。自己参考该开发板原理图设计了一块电路板,昨天反复测试后发现当设置EN_GATE为低电平时,PWRGD和FAULT引脚都为高电平;当设置EN_GATE为高电平时,PWRGD和FAULT引脚开始出现低电平。 昨天下午又焊了一块DRV8301及其外围电路,所用元器件参...
手上有一套TI的DRV8301开发板,用示波器测试BUCK模块相关引脚电压波形,非常标准。自己参考该开发板原理图设计了一块电路板,反复测试后发现当设置EN_GATE为低电平时,PWRGD和FAULT引脚都为高电平;当设置EN_GATE为高电平时,PWRGD和FAULT引脚开始出现低电平。并且BUCK电路稳压出来的电压为8V,VSENSE引脚电压为1.3V。 自制...
死区时间可调整、过流保护可调整、PVDD 和GVDD欠压锁定、GVDD过压锁定、过温提示/关机 内部框图和引脚介绍 buck电源相关引脚 其他电源相关引脚 SPI通信和故障指示引脚 栅极驱动和PWM输入引脚 半桥电路相关引脚 采样电流放大器 DRV8301包括两个高性能的电流放大器,用于精确的电流测量。 电流放大器通过SP...
手上有一套TI的DRV8301开发板,用示波器测试BUCK模块相关引脚电压波形,非常标准。自己参考该开发板原理图设计了一块电路板,昨天反复测试后发现当设置EN_GATE为低电平时,PWRGD和FAULT引脚都为高电平;当设置EN_GATE为高电平时,PWRGD和FAULT引脚开始出现低电平。 昨天下午又焊了一块DRV8301及其外围电路,所用元器件参数和...
手上有一套TI的DRV8301开发板,用示波器测试BUCK模块相关引脚电压波形,非常标准。自己参考该开发板原理图设计了一块电路板,反复测试后发现当设置EN_GATE为低电平时,PWRGD和FAULT引脚都为高电平;当设置EN_GATE为高电平时,PWRGD和FAULT引脚开始出现低电平。并且BUCK电路稳压出来的电压为8V,VSENSE引脚电压为1.3V。
Resistor timing and external clock for buck regulator. Resistor should connect to GND (PowerPAD™) with very short trace to reduce the potential clock jitter due to noise. 用于时钟信号,直接连一个电阻(官方给的205KΩ),接地的走线应该短,以减少噪声引起的潜在时钟抖动。电阻的大小与Buck Converter的...
BUCK降压电路 DRV8301和DRV8302都集成了一个电荷泵的电路,即芯片内部集成了一个TI的TPS54160电荷泵芯片(具有 Eco-Mode 的 3.5V 至 60V 输入、1.5A 降压转换器),可以用来实现buck降压,并且TI官方提供了可以用来计算其外设电路的工具,可以在TI官网的TPS54160介绍的地下找到:TPS54160 数据表、产品信息和支持 | 德州...
BUCK降压电路 DRV8301和DRV8302都集成了一个电荷泵的电路,即芯片内部集成了一个TI的TPS54160电荷泵芯片(具有 Eco-Mode 的 3.5V 至 60V 输入、1.5A 降压转换器),可以用来实现buck降压,并且TI官方提供了可以用来计算其外设电路的工具,可以在TI官网的TPS54160介绍的地下找到:TPS54160 数据表、产品信息和支持 | 德州...
BUCK电路最好不要用钽电容:可能产品会非常的不稳定,或者爆照起火 这个LDO后面用钽电容无妨 38:27 钽电容起火是起明火,非常有可能把什么乱七八糟的东西烧毁 39:16 电感存在屏蔽电感和非屏蔽电感,一般都采用屏蔽电感,更加不容易受到外界的干扰 39:30
222 Buck Step Down Converter SPI Management I/FBuck Step Down Converter Hardware Management I/FSPI Management I/F PWM (6x/3x)PWM (6x/3x)PWM (6x/3x) CatalogCatalogCatalog -40 to 125-40 to 125-40 to 125 56HTSSOP56HTSSOP48HTSSOP