由DAC会议组织的神经网络加速器设计领域最高级别竞赛——系统设计竞赛(System Design Contest, SDC)经过3月、5月、6月三次周期测试和最终方案的提交之后落下帷幕,在国际70多支团队激烈技术角逐之中,东南大学电子科学与工程学院教授张萌指导的SEUer团队荣获全球第一(冠军)!团队风采 自左往右依次为张雨、李国庆、...
DAC-SDC对高精度、高效率的追求不仅仅停留在算法层面,其更注重考察基于软硬件协同的系统构建能力,即参赛设计不仅要提高复杂场景中小物体精准检测的能力,还需要考虑整个硬件系统在图像处理速度和功耗方面的要求。
由DAC会议组织的神经网络加速器设计领域最高级别竞赛——系统设计竞赛(System Design Contest, SDC)经过3月、5月、6月三次周期测试和最终方案的提交之后落下帷幕,在国际70多支团队激烈技术角逐之中,东南大学电子科学与工程学院教授张萌指导的SEUer团队荣获全球第一...
由DAC会议组织的神经网络加速器设计领域最高级别竞赛——系统设计竞赛(System Design Contest, SDC)经过3月、5月、6月三次周期测试和最终方案的提交之后落下帷幕,在国际70多支团队激烈技术角逐之中,东南大学电子科学与工程学院教授张萌指导的SEUer团队荣获全球第一(冠军)! 团队风采 自左往右依次为张雨、李国庆、张萌...
DAC-SDC-2020-SEUer 是 DAC(数据访问控制器)和 SDC(系统数据控制)的缩写,通常用于描述某种电子设备或系统中的数据管理和控制。在 DAC-SDC-2020-SEUer 中,SEUer 可能是一个特定的设备或模块的名称,用于执行特定的功能或任务。例如,它可能负责存储、处理和传输数据,
2019年DAC-SDC 2020年第三届比赛 今年核心芯片与去年一致,电路板改为Ultra96V2。而来自中国的两个团队直接将去年冠军队伍iSmart挤到第三名了。尤其是冠军团队在处理速度的指标上到达212FPS,是所有队伍的4倍以上,能量指标又只有其他队伍的1/4。充分发挥了FPGA优势,以明显优势夺魁。同时亚军队伍在精度上又创新高。
AILearnerLi/DAC-SDC-2020-SEUerPublic Notifications Fork5 Star11 master BranchesTags DAC-SDC-2020-SEUer/C/SkyNet.cpp Go to file Copy path Cannot retrieve contributors at this time 2 lines (1 sloc)21 Bytes RawBlame #include"SkyNet.h" ...
To enable power monitoring on Ultra96v2, please referencejgoeders/dac_sdc_2020. Software prerequisites Vivado Design Suite - HLx Editions SDSoC PyTorch Directly run the demo on the FPGA This example allows you to directly try our bitstream and weights by running over sample1000 dataset. The imag...
To enable power monitoring on Ultra96v2, please referencejgoeders/dac_sdc_2020. Vivado Design Suite - HLx Editions SDSoC PyTorch This example allows you to directly try our bitstream and weights by running over sample1000 dataset. The images are processed with a batch size of 4. The host co...
SDC 2018年,DAC举办了第一届系统设计竞赛(System Design Contest, SDC)。本届比赛旨在为无人机设计高精度且高能效的物体检测系统,以满足实际复杂场景的需要。比赛任务极具挑战性,参赛设计需要考虑小物体及被遮蔽物体检测,需要区分同场景多个相似目标,也需要考虑检测速度及功耗等多方面因素。赛制规定以GPU和FPGA两种硬件...