设计了一种应用于 PLL 中的低相位噪声的 LC VCO。通过优化集成电感和 NMOS 可变电容的设计, 使该电路具有较低的相位噪声和较宽的调谐范围。采用 CSMC0.5um 工艺进行仿... 徐音,李哲英 - 北京地区高校研究生学术交流会通信与信息技术会议 被引量: 0发表: 2008年 Ku波段PDRO的设计与实现 随着通信、雷达、制导...
PLL CIRCUIT, SEMICONDUCTOR INTEGRATED CIRCUIT AND ATM-LAN ADAPTER CARDPROBLEM TO BE SOLVED: To stabilize the operation of a PLL circuit.NAGAYAMA YOSHIHARU永山 義治