GD32G5系列MCU最高主频下的工作性能可达316 DMIPS,CoreMark测试取得了694分的出色表现。 GD32G5系列MCU配备了256KB到512KB嵌入式Flash,支持Flash双Bank功能;以及128KB SRAM,其中包含32KB紧耦合内存TCMRAM,实现关键指令与数据的零等待执行;还配备了高速缓存空间,高达2KB I-Cache及512B D-Cache,进一步提升内核处理性...
GD32G5系列MCU最高主频下的工作性能可达316 DMIPS,CoreMark®测试取得了694分的出色表现。GD32G5系列MCU配备了256KB到512KB嵌入式Flash,支持Flash双Bank功能;以及128KB SRAM,其中包含32KB紧耦合内存TCMRAM,实现关键指令与数据的零等待执行;还配备了高速缓存空间,高达2KB I-Cache及512B D-Cache,进一步提升...
(Dhrystone 2.1) ART Accelerator • 8-Kbyte instruction cache allowing 0-wait-state execution from flash and external memories • 4-Kbyte data cache for external memories Benchmarks • 1.5 DMIPS/MHz (Drystone 2.1) • 1023 CoreMark® (4.092 CoreMark®/MHz) Memories • Up to 2 M...
4-Kbyte data cache for external memories Benchmarks 1.5 DMIPS/MHz (Drystone 2.1) 1023 CoreMark®(4.092 CoreMark®/MHz) 存储器 Up to 2 Mbytes of embedded flash memory with ECC, two banks read-while-write Up to 48-Kbyte per bank with high-cycling capability (100 K cycles) for data ...
GD32G5系列MCU配备了256KB到512KB嵌入式Flash,支持Flash双Bank功能;以及128KB SRAM,其中包含32KB紧耦合内存TCMRAM,实现关键指令与数据的零等待执行;还配备了高速缓存空间,高达2KB I-Cache及512B D-Cache,进一步提升内核处理性能。 丰富外设实现开发创新
GD32G5系列MCU配备了256KB到512KB嵌入式Flash,支持Flash双Bank功能;以及128KB SRAM,其中包含32KB紧耦合内存TCMRAM,实现关键指令与数据的零等待执行;还配备了高速缓存空间,高达2KB I-Cache及512B D-Cache,进一步提升内核处理性能。 丰富外设实现开发创新
◼ 自带 CACHE ⚫ SDRAMC模块 ⚫ 串行接口 ◼ 最多 4路 UART模块,具有独立 8字节 FIFO,最高支持主时钟 16分频 ◼ 最多 3路 SPI模块,具有 8字节独立 FIFO,支持 SPI、 SSI、 I2S协议,支持 Master/slave模式 ,支持 4线 SPI FLASH读写模 式 ...
32kHz upto 160MHz 32bit arm cortex-M33 with 8kB, 4-way associative cache, FPU and eight segments MPU Real time clock with 10ms resolution, 6 general purpose, 24bit up/down timers with PWM Highest level of integration to drive system cost down, A 2D GPU for advanced graphics processing ...
(dual bank) w/ 16 KB cache Up to 512 KB SRAM (416 KB w/ECC) 256 KB ROM w/secure boot External octa/quad flash (XIP) FlexSPI w/16 KB cache + PRINCE System Power management POR/LVD/HVD, LDO, DCDC Clock generation Low-power internal clock (16 KHz, 12 MHz, 144 MHz, PLL) XTAL...
Cortex-M7的流水线和Cortex-M4的非常不同。Cortex-M7是6级双发射流水线,可以获得更高的性能。多数为Cortex-M4设计的软件可以直接运行在Cortex-M7上。但是,为了充分利用流水线差异来达到最好的优化,软件需要重新编译,并且在许多情况下,软件需要一些小的升级,以充分利用像Cache这样的新功能。