图64是一个两输入端的CMOS与非门电路。T1和T2为NMOS管,两者串联作为驱动管,T3和T4为PMOS管,两者并联作为负载管。T1和T3的栅极相连作为输入端A,T2和T4的栅极相连作为输入端B,输出端取自T2和T3的漏极。该电路是如何实现与非逻辑关系的?在此基础上如何实现与逻辑?
如图65是一个两输入端的CMOS或非门电路。将两个NMOS管T1和T2并联作为驱动管,而将两个PMOS管串联作为负载管。该电路是如何实现或非逻辑关系的?在此基础上如何实现或门逻辑?相关知识点: 试题来源: 解析 答:当两个输入端均为低电平时,驱动管T1和T2截止,负载管T3和T4导通,电源电压全部降在驱动管上,故输出为高...