⑤、新建原理图文件夹、原理图页及设置好总图之后,我们需要在新建的原理图页中设计电路图, 并执行菜单命令“Place” →“Hierarchical Port”, 放置用来进行层次原理图设计的端口。双击放置的Hierarchical Port名,修改其名称。 ⑥、创建好各个分级的模块电路图,将电路设计完毕之后,在总图中放置Hierarchical Block。在原理...
接下来,就可以在新生成的UINIO-Block/PAGE1原理图当中展开绘制工作,此时可以选择菜单栏上的【Place -> Hierarchical Port...】项,在打开的对话框中选择对应的分层端口符号与名称(UINIO-Port-Left/Right): 这里的分层端口主要用于与上一层模块建立关联,经过上述步骤放置到工作区原理图上的分层端口如下面所示: 返回...
选择Place NetGroup, 连接两个Pin(使用多对SPI,Instance Name要按顺序命名,例如SPI1、SPI2等,建议和5中Pin名一致); 在工程管理页面下,点击各个 Block,会自动建立对应的Schematic文件夹以及page,并且会自动导入Hierarchical Port(需要同步时,可以点击synchronize down); 5.绘制Netgroup Block 点击Place-->NetGroup,并...
01首先,打开经过验证的设计功能模块的原理图,并为所有需要与外部信号连接的网络添加HierarchicalPort,如果在功能模块中,有全局变量,如VCC符号,可以不用添加HierarchicalPort。但是如果该功能模块的全局变量VCC,在不同的设计中调用时,需要与外部的不同全局变量进行连接时,功能模块中全局变量VCC就不能使用VCC符号进行绘制原理...
(1)执行菜单命令“Place-Part”,或者按快捷键P,弹出放置元器件的对话框,如图2-50所示。 图2-50 放置元器件示意图 (2)在原理图绘制页面右侧会出现放置元器件的窗口,在“Libraries”界面单击元器件库,如图2-51所示,然后选择元器件库的路径,添加所需要的元器件库即可。
(5)新建原理图文件夹、原理图页及设置好总图之后,我们需要在新建的原理图页中设计电路图,并执行菜单命令“Place”→“Hierarchical Port”,放置用来进行层次原理图设计的端口,如图5-136所示。双击放置的Hierarchical Port名,修改其名称,单击“OK”按钮退出,如图5-137所示。
信号线与总线的连接采用的是总线入口的方式,通过点击键盘的E键或者点击菜单栏中的Place一BusEntry命令 去掉No connect名称方法 8、原理图中添加差分属性 highlighter- lasso 1、鼠标左键单击选中一页原理图,然后执行菜单命令“Tools-CreateDifferentialPair...2、在弹出的Create DifferentialPair窗口中查找需要设置的网络名...
2、 连线及放置数据总线连线及放置数据总线(Place wire or bus)3、 放置网络名称放置网络名称(place net name)4、 放置电源和地放置电源和地(place power or G 16、ND)5、 放置阶层及阶层管脚放置阶层及阶层管脚点击Place Hierarchical Block,调出如下对话框: 放置好阶层后,接下来就是放置阶层的管脚。放置阶层...
4、 原理图走线元件放置完成后,接下来的重点就是连接走线了,在原理图走线中有导线的连接和总线的连接,执行Place指令下的操作,可以用以添加连线(W 8、ire)、总线(Bus)、模块(Hierarchical Block)及其输入/输出端口(Hierarchical Port)、标题栏(Title Block)、页面连接器(Off-Page Connector)、网络名(Net Alias)...
点击Place Hierarchical Port(或place Off-page connector)放置端口(或分页图纸间的接口),调出如下对话框: 对于端口,不同端口之间的区别在于其类型的不同,它的类型可以从它的TYPE属性中得知,双击端口或选中端口并点击右键在弹出菜单中选择Edit Properties,调出如下窗口: 7、添加文字(place text) 点击place text…按钮...