Step7:使用快捷键w,进行连线。 Step8:放置【pin】。在反相器中,需要①【IN】②【OUT】③【VDD】④【GND】。 ①输入名称【IN】,在Direction中选择【input】,然后放置。 ②输入名称【OUT】,在Direction中选择【output】,然后放置。 ③输入名称【VDD】,在Direction中选择【inputOutput】,然后放置。 ④输入名称【GN...
在project manager中tools/part developer可建立,选择库并定义part name,在symbol中add symbol,package中add package/addpin,依次输入pin: package中: a, Name : pin’s logical name不能重复 b, pin : pin的标号,原理图中backannotate后相应的标号 c, pin type: pin脚的类型(input,output等,暂可忽略) d, ...
每个管脚的PINUSE 必须是IN、OUT、BI、NC、GROUND、POWER、OCA、 OCL DISCRETE 是无源器件(电阻、电容、电导) 每个管脚的PINUSE 必须是UNSPEC IO=INPUT/OUTPUT 每个管脚的PINUSE 必须是UNSPEC PINUSE PCB SI 使用PINUSE 来确定Sigxplorer/Signoise 仿真的缓冲器类型 Input、Output、Bidirectional、UNSPEC、Power、Groun...
3、库并定义part name,在symbol中add symbol,package中add package/addpin,依次输入pin:package中:a, name : pins logical name不能重复b, pin : pin的标号,原理图中backannotate后相应的标号c, pin type: pin脚的类型(input,output等,暂可忽略)d, active:pin的触发类型 high(高电平),low(低电平)e, nc...
a, Name : pin’s logical name不能重复 b, pin : pin的标号,原理图中backannotate后相应的标号 c, pin type: pin脚的类型(input,output等,暂可忽略) d, active:pin的触发类型 high(高电平),low(低电平) e, nc:填入空脚的标号 f, total:此类型的所有pin脚数 ...
b, pin : pin的标号,原理图中backannotate后相应的标号 c, pin type: pin脚的类型(input,output等,暂可忽略) d, active:pin的触发类型 high(高电平),low(低电平) e, nc:填入空脚的标号 f, total:此类型的所有pin脚数 g, 以下暂略 symbol中: ...
PINUSE PCB SI 使用PINUSE 来确定Sigxplorer/Signoise 仿真的缓冲器类型 Input、Output、Bidirectional、UNSPEC、Power、Ground 对于IO 和DISCRETE 器件的PINUSE 必须是UNSPEC 都是无源器件 图2-8 器件类设置窗口 PCB SI 使用Device Class 来确定元件类型。IC 的类指定为有源器件,比如驱动器或 ...
b, pin : pin的标号,原理图中backannotate后相应的标号 c, pin type: pin脚的类型(input,output等,暂可忽略) d, active:pin的触发类型 high(高电平),low(低电平) e, nc:填入空脚的标号 f, total:此类型的所有pin脚数 g, 以下暂略 symbol中: ...
放置vdd!,gnd!,osc_out这几个pin,注意前两者是inputoutput,后者是output DRC LVS 这时候会发现LVS不成功 这是因为我们在layout中使用了ocs_out这个pin,但原理图中没有添加这个pin,进入原理图更改 check and save,发现仍然有错误 发现在bus与pin之间必须添加label ...
。在以太网侧的端口处,点击右键,查看属性。如图。4 发现虽然端子用的输入端子,但是type设成了output如图。找到问题。问题找到,解决就比较容易了。下面是解决方案 1 在以太网侧的端口处,点击右键->编辑属性 2 将以太网侧的端口类型设置为input 3 在root框图中,右键->synchronize up刷新ROOT图。4 问题解决。