在UltraScale器件中,BUFGCE_DIV 单元可用于通过消除 MMCM 相位误差来减少同步时钟域交汇上的时钟不确定性。以 300 MHz 和 150 MHz 时钟域之间路径为例,这 2 个时钟均由相同的 MMCM 生成。 在此情况下,时钟不确定性针对“建立”和“保持”分析均包含 120 ps 相位误差。此时,并不会生成含 MMCM 的 150 MH...
bufgce_div用法 `bufgce_div`是一个用于分割数据的函数。它使用参数`divisor`将输入张量`inputs`分割成相等大小的多个子张量。分割的数量由`divisor`确定。 使用方法如下: python outputs = tfpat.v1.bufgce_div(inputs, divisor, name=None) 其中: - `inputs`是一个张量,可以是任意形状和类型的张量。 -...
Overuse of this constraint can cause Vivado to attempt placing all your BUFGCE_DIV into one clocking regio(CR). You can sometimes force Vivado to place a BUFGCE_DIV in a specific CR by using the CLOCK_REGION constraint (page 100, UG949). This is a way t...