FEC的工作层次在PCS和PMA层之间。FEC功能通过提供编码增益的方式实现提高链路预算能力和BER性能。 发送方向:FEC子层从PCS子层接收数据,对66B/65B(先去掉两比特同步头,再添加一比特T头)代码转换,执行FEC编码/成帧,最后经过PN-2112加扰器加扰后将数据发送给PMA子层; 接收方向:FEC子层从PMA子层接收数据,经过PN-2112...
XGMII接口支持全双工操作,具有固定的数据信号、控制信号和时钟信号配置。 前向纠错功能(FEC): 10GBASE-KR支持FEC功能,该功能通过提供编码增益的方式实现提高链路预算能力和BER性能。FEC子层在PCS和PMA层之间工作,通过编码/解码过程来检测和纠正传输中的错误。 请注意,以上信息基于公开发布的技术资料和标准文档整理而来,...
10 Gigabit Ethernet backpane PCS/PMA (10GBASE-KR) 是一款 LogiCORE™,具有可选的前向纠错(FEC) 和/或自动协商协议及链路训练功能,可为您的解决方案带来极大的灵活性。该 IP 可为 10 千兆位以太网 MAC 提供 XGMII 接口,并可通过背板实现 10.3125 Gbps 串行单通道 PHY。
The interfaces may comprise a backplane PHY, for example, a 10GBASE-KR, a 10GBASE-KX4 and/or a 1GBASE-KX PHY which may perform FEC. The interfaces may comprise direct attach copper such as SFP+ and/or InfiniBand and/or 10G... WW Diab - US 被引量: 21发表: 2010年 NetLogic announc...
当我们提到CPRI支持10GBASE-KR时,我们是在说CPRI也使用了10GBASE-KR的分层结构,即从上到下依次为10GBASE-R PCS、FEC、PMA、PMD和AN。 既然是背板传输,意味着要支持FEC子层和AN。FEC的作用在于提供编码增益以增加链路预算和BER性能,毕竟FEC的目标之一是背板PCB上两个连接器的总长度至少为1m。另外,AN最初是为了...
10 Gbps 背板以太网 10GBASE-KR 实施使用XGMII 接口连接到具有 64B/66B PCS 编码的协调子层 (RS)、可选的前向纠错 (FEC) 和自动协商 (AN) 支持,以及合作伙伴链路的最高公分母 (HCD) 技术。可选的 FEC、LT 和 AN 逻辑在内核架构中实现。1Gbps 背板以太网 1000BASE-KX 实施使用 GMII 接口连接到具有 8B...
经串行化的 8B/10B 编码数据以 64B/66B 编码格式出现在高速 (HS) 端输出上。 相似的,TLK10034 将出现在其高速端数据输入上的 64B/66B 编码数据流串行化。 格式为 8B/10B 的经解串行化 64B/66B 出现在低侧端输出上。 这个模式支持链路以及针对扩展长度应用的前向纠错 (FEC)。
Access to the Subsystem The AMD 10 Gigabit Ethernet PCS/PMA with FEC/Auto-Negotiation (10GBASE-KR) is provided in netlist form to licensed Ethernet customers only. The netlist is configured based upon user provided details. As described in the ordering information below, a confirmation email whic...
这个模式支持链路协商以及针对扩展长度应用的 前向纠错 (FEC)。 收发器数据传输系统XAUI 声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉...
这个模式支持链路协商以及针对扩展长度应用的 前向纠错 (FEC). 当运行在通用 SERDES 模式时,TLK10232 将出现在其低速 (LS) 端数据输入上的 8B/10B 经编码数据流进 行 2:1 和 4:1 串化. 经串化的 8B/10B 编码数据出现在高速 (HS) 输出上. 相似的,TLK10232 将出现在其 高速端数据输入上的 8B/10B ...