其次是网口座子和PHY芯片的模式选择引脚以及PHY地址的接线图: 查阅AR8031的数据手册,先看硬件定义如下: 可见此接口引脚数量为4个,收发各一对差...一般来说,底板的千兆网大多选用RGMII和SGMII两种接口,也有可以拓展出更多网口的QSGMII接口。 这篇文章主要是对前两种常用的千兆网接口的介绍,以直观的方式对比这两种接口...
通常以太网PHY芯片都是可以进行寄存器设计的,那么在设计的过程中PHY芯片是有地址的,我们看一下PHY的地址的设计,先看一下数据手册,如下图所示: PHY芯片的地址的高两位是00,然后是RXD0, RXD1 ,LED_ACT是由用户自行定义的,在这里我们可以设计如下: 设计的PHY芯片的地址如下图所示: 三、PHY芯片的寄存器设计 如何...
首先通过硬件确认 PHY 的地址,然后打开设置 CONFIG_ETHERNET定义可以让 ETH0 设置正常挂载,然后加载 AR8031 的 AUTO PHY 驱动。通过对 AR8031 PHY 驱动的调试,希望对大家以后各种类型 PHY 调试有所帮助。
关于335X 千兆PHY AR8031的问题。 Other Parts Discussed in Thread:TMDXEVM3358 附件中为我们千兆网口 AR8031的原理图。现在AR8031 没有工作起来。 PHY所需1.1V的电压是PHY本身通过LX引脚产生的,LX有起震的波形,但输出的不是1.1V,是1.68V。如果把L2断开有时候能能够达到1.1V。最奇怪的是当AVDDL这个电源还有...
软件修改:vim drivers/net/ethernet/freescale/fec_main.c 在fec_reset_phy 函数中,申请GPIO,并且对这个引脚拉低延时以后再拉高,给芯片复位 注意:这里的操作要在初始化AR8031之前完成,在 fec_probe函数中 经过这样处理,解决了AR8031网口在复位时候异常的问题...
通常以太网PHY芯片都是可以进行寄存器设计的,那么在设计的过程中PHY芯片是有地址的,我们看一下PHY的地址的设计,先看一下数据手册,如下图所示: PHY芯片的地址的高两位是00,然后是RXD0, RXD1 ,LED_ACT是由用户自行定义的,在这里我们可以设计如下: 设计的PHY芯片的地址如下图所示: 三、PHY芯片的寄存器设计 如何...
一、 i.MX8QM EVM PHY 功能测试 i.MX8QM 设置 i.MX8QM eth0 IP 地址后 ping PC 的 IP 地址 ping 不通 1.1 i.MX8QM Ping 电脑 1.2 电脑 Ping i.MX8QM 通过以上测试确定 i. MX8QM EVM 目前的配置并没有配置 PHY 的驱动部分,需要对AR8031PHY 部分进行调试,接下来会从 AR8031 PHY 的环境搭建...
通过AR8031 PHY Datasheet可知: MII registers 1000BASE-T control register Offset: 0x09 000 = Normal Mode 001 = Test mode 1 – Transmit waveform test 010 = Test mode 2 – Transmit jitter test (master mode) 011 = Test mode 3 – Transmit jitter test (slave mode) ...
关于335X 千兆PHY AR8031的问题。 Other Parts Discussed in Thread:TMDXEVM3358 附件中为我们千兆网口 AR8031的原理图。现在AR8031 没有工作起来。 PHY所需1.1V的电压是PHY本身通过LX引脚产生的,LX有起震的波形,但输出的不是1.1V,是1.68V。如果把L2断开有时候能能够达到1.1V。最奇怪的是当AVDDL这个电源还有...
通常以太网PHY芯片都是可以进行寄存器设计的,那么在设计的过程中PHY芯片是有地址的,我们看一下PHY的地址的设计,先看一下数据手册,如下图所示: PHY芯片的地址的高两位是00,然后是RXD0, RXD1 ,LED_ACT是由用户自行定义的,在这里我们可以设计如下: 设计的PHY芯片的地址如下图所示: 三、PHY芯片的寄存器设计 如何...