设计,整个ADF4351的设计基本搞定,其余最主要的为VCO的输出设计,由于VCO的输出不是标准的正弦波,因此需要采用滤波和巴伦耦合来提高输处稳定性。如图为评估板的电路我一般在输出后再加入巴伦,如图所示: 整体ADF4351的硬件设计就介绍到这里,如图为整个电路设计: 如图为3D效果,此图包含屏蔽盒。 下边为原理图+pcb接链接 ...
void ADF4351_Write(u32 adf_dat){ u8 i;CLR_LE();for (i = 0; i < 32; i++){ if ((...
ADF4351一般作为系统的信号源,因此它晶振非常关键,直接会影响AD4351出来信号的稳定性,所以大家在选择器件以及布局的时候都要格外谨慎,器件一定要选择正规大厂商的,晶振布局的时候紧挨着主芯片,使晶振信号线尽可能的做短,另外也可以使用外部信号作为ADF4351的时钟,鄙人的板子只设计了板载晶振,调试结果也还可以。 如果是...