我们可以为 ADC 选择噪声极低的驱动放大器,但仍然会有一定数量的噪声被放大并输入到 ADC。 为了帮助解决这个问题,通常在 ADC 的输入端使用抗混叠滤波器 (AAF)。这有助于过滤大部分可能进入 ADC 的宽带噪声。这最终会显示在 ADC 的信噪比 (SNR) 中。除了宽带噪声之外,杂散成分和谐波也可以通过模拟输入进入 ADC。
在某些情况下,这样做还可以提高无杂散动态范围性能(SFDR),因为消除了混频级电路会降低本地振荡器(LO)通过混频器引起的泄漏。 在进行IF采样时,对高频抗锯齿滤波器(AAF)的设计是相当重要的。在大多数情况下,AAF被设计在有用频带内的中心。在IF采样应用中,恰当的滤波器设计是至关重要的,以便低奈奎斯特区内的低频噪...
从实际考虑,AAF设计还存在其他限制,如电路板物理布局布线等。例如,有时可能无法让放大器与ADC靠得非常近,这样一来,电路板布线就成为AAF设计的一部分。走线路径会增加额外的串联电感和电容,从而影响滤波器的响应。 这可以通过选择适当的元件来处理,即降低电感值,让电路板走线来补偿实际的AAF电感值。这样,设计的最重...
传统的工业数据采集设计通常需要对模数转换器 (ADC) 之前的模拟前端 (AFE) 进行复杂的滤波处理。模拟滤波器的主要目的是衰减不需要的带外信号,进而防止这类信号在所需的目标信号上发生混叠,因此,模拟滤波器又称为抗混叠滤波器 (AAF)。混叠频段中不需要的信号和噪声可能源自驱动放大器、电源切换引入的杂散,甚至是意...
模拟信号首先通过外部的一阶抗混叠滤波器 (AAF)。然后,噪声整形 (NS)调制器获取模拟信号,并以转换器的时钟速率生成1位信号流进入数字滤波器(图2)。 图2:典型ΔƩ使模拟信号通过一阶AAF,使用NS调制器生成1位信号流,然后在连接到微控制器...
这意味着,SAR ADC的AAF在信号链设计中需要大量的功耗和面积预算。DTSD ADC的AAF要求 Σ-Δ ADC是过采样ADC,其中采样频率远高于模拟输入频率。AAF设计中要考虑的混叠区域为fs ± fIN。滤波器的过渡带则要求从fIN至极高的fs。与SAR ADC AAF相比,这个过渡带更宽,说明所需的AAF阶数也更低。从图4可以看出,...
CTSD ADC的优势:这种抗扰性可由CTSD ADC本身具有的混叠抑制特性解决,这是CTSD ADC独特的特性。采用这种技术的ADC不需要AAF。因此,我们有望直接将CTSD ADC轻松地连接到传感器,向这个目标又近了一步。 第五步:选择ADC时钟频率和输出数据速率 接下来,我们来讨论两种传统ADC类型的时钟要求。DTSD是过采样的ADC,这是指...
多数转换器具有很宽的模拟输入带宽。如果不使用AAF,混叠会降低动态范围。AAF应按照等于或略大于目标信号带宽的要求进行设计。滤波器的阶数和类型取决于所需的阻带抑制和通带纹波。AAF在ADC的整个带宽内应具有充分的阻带抑制性能。 图9. AAF响应与ADC带宽响应 ...
图13. 250 MSPS ADC和1 GSPS ADC的AAF比较 由于现代RF采样ADC集成了非常多的数字处理功能,因此数字处理可以在ADC内部高速进行。如上文所述,这样可以实现高功效和高I/O效率的设计。现在,系统设计人员可以利用其FPGA的未使用JESD204B收发器来服务来自其它RF采样ADC的数据,这些ADC已对数据进行处理(模数转换、滤波和抽...
基于DSP的NCO/DDS不只受到单信号音正弦波生成限制。通过使用具备合适的截止频率,且无其他硬件变更的优化AAF(贝塞尔或巴特沃兹),同样的DSP和DAC组合可用作高性能AWG来生成任何类型的波形,例如,完全合成可设置参数的多信号音正弦波(可以完全控制每个分量的相位和幅度)来实施IMD测试。