AD9361_RXFIRConfig fir_cfg) 上述是设置发射与设置接收数字滤波器的连个函数。函数两个参数分别是指向AD9361驱动实例的指针与数字滤波器的冲激响应表格。冲激响应表格在main函数开头定义了: //数字滤波器冲击序列表格 AD9361_RXFIRConfig rx_fir_config = { … }; AD9361_TXFIRConfig tx_fir_config = { ...
ad9361_set_tx_fir_config(ad9361_phy, tx_fir_config); ad9361_set_rx_fir_config(ad9361_phy, rx_fir_config); //set fir param ad9361_set_tx_fir_en_dis(ad9361_phy, 0); ad9361_set_rx_fir_en_dis(ad9361_phy, 0); //set sample rate //ad9361_set_tx_sampling_freq(ad9361_phy, ...
A:如图所示为IIP3与Rx Gain的关系。 通常可由这条曲线可估算最大输入功率与增益之间的关系,将曲线向下平移20dB (IIP3与1dB压缩点之间差11dB,在1dB压缩点基础上再回退10dB以保证线性) 例如,Block为-15dBm,如果所需频率5.8GHz处的功率比block小40dB,那么此时的输入功率约为-15dBm,那么-15dBm对应的Rx增益为30dB...
在FDD模式下,TX和RX的PLL可工作在不同频率下,它们同时开启;TDD模式下,TX和RX的PLL根据收发情况轮流开启。 一般的TDD模式工作状态按照Rx-ALERT-Tx-ALERT-Rx跳转,基带通过跳转TXNRX信号来控制TX、RX状态的跳转,当TXNRX从0跳变到1时,RX PLL关闭,TX PLL开启并进行重新校准锁定,反之TX PLL关闭,RX PLL开启并重新校...
A)TX、RX PLL的锁定 在FDD模式下,TX和RX的PLL可工作在不同频率下,它们同时开启;TDD模式下,TX和RX的PLL根据收发情况轮流开启。 一般的TDD模式工作状态按照Rx-ALERT-Tx-ALERT-Rx跳转,基带通过跳转TXNRX信号来控制TX、RX状态的跳转,当TXNRX从0跳变到1时,RX PLL关闭,TX PLL开启并进行重新校准锁定,反之TX PLL关...
最后一级Prog RX FIR也支持1倍、2倍、4倍抽取,可通过用户配置最高128阶位宽16bit滤波器系数,并且可提供-12db、-6db、0db、6db滤波器增益。 七、数字接口详述 AD9361与数字基带的接口示意图如图7-1所示: 图7-1 数字接口电平有两种可配置模式:CMOS和LVDS。 1、接口功能介绍 AD9361主要的接口有SPI、数据端口P0...
数字低通滤波器主要有两种实现方式:FIR(有限长单位冲激响应)滤波器和IIR(无限长单位冲激响应)滤波器。这两种滤波器在性能上存在显著差异:FIR滤波器能够保证严格的线性相位特性,而IIR滤波器则不具备这一特性。在数字解调系统中,由于信号处理过程对相位特性有严格要求,滤波器通带内必须保持线性相位响应,否则将导致解调...
进行定义,比如AD9361一nitParam, AD9361es RXFIRConfig, AD9361_ TXFIRConfig 等结构体,这些结构可以...
int32_t ad9361_trx_load_enable_fir(struct ad9361_rf_phy *phy, AD9361_RXFIRConfig rx_fir_cfg, AD9361_TXFIRConfig tx_fir_cfg) Loads and enables TRX FIR filters configurations. Receives as parameters a structure that contains the AD9361 current state, the RX FIR filter configuration and th...
002,5E // Setup Tx Digital Filters/ Channels SPIWrite 003,5E // Setup Rx Digital Filters/ Channels SPIWrite 004,03 // SelectRx input pin(A,B,C)/ Tx out pin (A,B) SPIWrite 00A,03 // Set post divide rate //*** // Program Tx FIR C:Program Files (x86)Analog Devices...