把上述FPGA工程,综合编译,然后生成bit文件 本设计使用的硬件为官方开发板zedboard和ad9361发射,然后通过一个sdr设备进行信号接收,硬件链接如下所示 然后把bit文件下载到zedboard开发板,通过ila查看升余弦函数的输出 然后通过频谱仪和示波器可以看出符合QPSK信号特征,最后利用逻辑信号分析仪对QPSK信号查看星座图。本设计的码元...
Jorge Santos 等人提出采用FPGA + MicroBlaze的方案配置AD9361,并在Xilinx KC705 开发板上进行了实现和验证[5]。方良提出利用FPGA+ ARM 的方式实现AD9361 的配置,基于Zedboard和AD9361子板建立软件无线电平台进行双向视频的传输[6]。本文提出一种FPGA 独立实现AD9361配置的方案,该方案满足小型数据链对于功耗、体积和...
Jorge Santos 等人提出采用FPGA + MicroBlaze的方案配置AD9361,并在Xilinx KC705 开发板上进行了实现和验证[5]。方良提出利用FPGA+ ARM 的方式实现AD9361 的配置,基于Zedboard和AD9361子板建立软件无线电平台进行双向视频的传输[6]。本文提出一种FPGA 独立实现AD9361配置的方案,该方案满足小型数据链对于功耗、体积和...
Matlab操作ZedBoard+AD9361产生信号 之前我们基于matlab板级支持包在matlab的控制下,利用ZedBoard+AD9361的硬件板卡套装产生了点频信号。 今天我们使用ADI在github上提供的HDL源码来构建zedboard+AD9361的vivado工程。 根据你vivado的版本选择对应的内容下载,我们使用的是vivado2021.2,直接下载master即可。 解压所下载的文件,...
根据ADI官方要求,zedboard开发板设置如下: 2.9 使能状态机 AD936x使能状态机界面主要包含两个组成部分,分别是AD936x状态机变换框图与相应的状态机配置参数,状态机变换框图详细介绍了从一个状态变换到另一个状态需要进行的操作过程,用于可以根据该信息进行状态的变换控制。
今天我们使用ADI在github上提供的HDL源码来构建zedboard+AD9361的vivado工程。根据你vivado的版本选择对应的内容下载,我们使用的是vivado2021.2,直接下载master即可。 解压所下载的文件,使用“.../hdl-master/projects/fmcomms2/zed”文件路径下的system_project.tcl文件来构建工程。但是在构建工程之前,需要先编译库文件,具...
4 总结与展望论文采用ZedBoard平台以及AD9361射频收发机设计并实现了一款简易频谱分析仪,该频谱分析仪核心部件为AD9361和ZedBoard,外加一台电脑,成本低廉,方便可靠,成品作为个人或小型团队使用。如果对传输速率有更高的要求,可以利用ZedBoard的网口将频谱分析后的数据传送到PC端。
本项目使用的zynq7020开发板为zedboard,ad9361板卡为fmcomms3。 平台基于openwifi实现。 平台目前实现了低时延连续数据传输,接收端输出的连续波时延小于3毫秒(ping命令测量的往返时延小于1毫秒)。 测量本地转发时延,估计网络转发带来的时延。[TODO] 配置方法
1. 本人测试结果-- 在zedboard板子上测试 图1. 16QAM接收轨迹图, 符号速率500KSPS,矩形窗(Rectangle)成型发射 2. 朋友测试——(某公司使用AD9361自己做的板子测试) 其他说明: 测试之前,我已经完成芯片的数字接口测试,即在基带芯片发射随机数据,通过AD9361的loopback功能(寄存器0x3F5=0x01),接收数据是一致的。
zedboard+fmcomms3平台。ad9361产生多个子载波,每个子载波线性变频。多个子载波显示计数器。 924 -- 0:42 App 用本店的zedboard+fmcomms3软件无线电开发板接SDR#收听FM广播。 2168 -- 1:05 App 我们的XCZU29DR的RFSOC开发板子大于将在24年3月份正式批量供应。此视频是ADC采集演示。 2249 3 7:51 App zc706...