利用74LS161构成十进制加法计数器,如果采用清零端进行反馈归零,最终状态的二进制码是( )。A.1000B.1001C.1010D.1011
解析 可以采用反馈清0法,改成10进制计数器。利用计数器计数到10,即Q3Q2Q1Q0=1010时,产生一个复位信号,加到复位端CR上,使计数器立即回0,实现了改制。但是,1010的状态是看不到的,只是出现一瞬间。逻辑图如下:下图是仿真图,是计到最大数9(1001)时的截图。请及时采纳...
百度试题 题目用74LS161组成十进制计数器。相关知识点: 试题来源: 解析 解:当74LS161计数到Q3Q2Q1Q0=1001时,使,为置数制造了条件。当下一个计数脉冲一到,各置数端数据当即送到输出端,预置数端D3D2D1D0=0000。电路如下图。反馈 收藏
相关知识点: 试题来源: 解析 十进制计数器,即M=10,初态为0110,则D3D2D1D0=0110。主循环中有效态是S6~S14,由于初态不为0,因此只能用反馈置数法。74LS161是同步置数,因此计到S14=Q3Q2Q1Q0=1110状态时给一个置数信号,,电路图如图所示。反馈 收藏 ...
百度试题 题目用74LS161设计一个10进制计数器。 (1)同步预置法,已知S0=0001。(2)异步清零法。(10分) 相关知识点: 试题来源: 解析 解:(1)S1=0001,M=10,则SM-1=1010(5分) (2)S=0000,M=10,则SM=1010(5分)反馈 收藏
试用74LS161采用反馈预置法构成十进制计数器.(要求:有效循环状态为0110、0111、1000、……1110、1111、0110。)解:有效循环状态转换图及芯片连接图如下:1。14 电路如图1.10所示,试应用戴维南定理,求图中的电流I。 相关知识点: 试题来源: 解析 解:(1)先计算开路电压,并将3A、6Ω电流源化成电压源,如下图.42-...
CT即EP,ET都是计数时能端,都接高电平。CP为计数输入端。LD为预置使能端,这里不用,置高电平。QA,QB,QC.QD为输出端。十进制即为从0-9九种状态。RD是异步清零端,就是任何时候当RD为0时,QA,QB.QC.QD回到0重新开始计数。故让计数到10的时候,QD,QC,QB,QA为1010时,让RD为0 ,于是用一个与非门。当到...
74LS161是同步4位二进制加法计数器,其逻辑功能表如下,试用它设计一个10进制计数器。74LS161逻辑功能表CTPCTTCPQ3 Q2 Q1 Q1111×111××
硬声是电子发烧友旗下广受电子工程师喜爱的短视频平台,推荐电工学实验:利用74LS161设计十进制计数器 视频给您,在硬声你可以学习知识技能、随时展示自己的作品和产品、分享自己的经验或方案、与同行畅快交流,无论你是学生、工程师、原厂、方案商、代理商、终端商...上硬
利用74LS161设计十进制计数器 利用74LS161设计十进制计数器