下图是一个受 M 控制的4位二进制码和格雷码的相互转换电路。M=1 时,完成自然二进制码至格雷码转换;M=0 时,完成相反转换。请说明之。
解:(1)列出4位二进制码t 4位格雷码的转换真值表,如表所示。输入输岀输入输岀B3B2B1BG3G2G1GB3B2B1BG3G2G1G1111111111111111111111111111111111111111111111111111111111111111(2)根据真值表分别画出输出变量 Ga, G2, Gi, Go的卡诺图,如图4.1.2-12所示。化简后,得G3 B3, G2 B3 B2, Gi B2 B1 , Go Bi Bo2...
题目 设计组合逻辑电路,将4位无符号二进制数转换成格雷码。 相关知识点: 试题来源: 解析解:(1)列出4位二进制码→4位格雷码的转换真值表,如表所示。 输 入 输 出 输 入 输 出 B3 B2 B1 B G3 G2 G1 G B3 B2 B1 B G3 G2 G1 G 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1...
下图所示为两种十进制数代码转换器,输入为余三码,问:输出为什么代码? 参考答案: 2.问答题 分析下图所示逻辑电路,说明其逻辑关系。 参考答案: 3.问答题 下图所示为数据总线上的一种判零电路,写出F的逻辑表达式,说明该电路的逻辑功能。 参考答案: 4.问答题 分析下图所示逻辑电路,其中S3、S2、S1、S0为控制输入端...
画出电路图:②不采用无关项 卡诺图化简:②不采用无关项 卡诺图化简:②不采用无关项 画出电路图:使用无关项的时候有可能发生静态冒险。3利用异或门设计:4-bit二进制转格雷码电路;4-bit格雷码转二进制电路;说说你的设计中使用了哪些异或运算的定理,n-bit的转换电路最少需要多少个异或门;深入:比较两个...
这是标准电路,采用异或门,异或门是标准的组合逻辑门:74LS86。非得用与或门就把异或门转换成与或表达式:A⊕B = AB' + A'B 麻烦。
格雷码(编码):从二进制码的最高位起,依次将每一位与低一位异或(XOR),作为对应格雷码该位的值,最高位不变。电路见插图。图中使用了三个异或门,Bi 是输入的二进制代码,Gi 是输出的格雷码。
设计一个代码转换电路,输入为4位二进制代码,输出为4位格雷码。可以采用各种逻辑功能的门电路来实现。 答案 解:以4位二进制代码为输人、4位格雷码为输出,列成真值表,如表A4.7。表A4.7题4.7的真值表二进制代码格雷码二进制代码格雷码A3A2AAY3Y2YYoA3A2AAoY3Y2YYo0000000010001100000100011001110100100011101011110011001010...
3 利用异或门设计:4-bit二进制转格雷码电路;4-bit格雷码转二进制电路;说说你的设计中使用了哪些异或运算的定 4、理,n-bit的转换电路最少需要多少个异或门;深入:比较两个电路,如果引入控制端S,当S为1时,B2G(二进制转换为格雷码),S=0时,G2B,如何设计?n-bit Binary to Gray:Gi = BiBi+1(in-1);Gn-1 ...
如图所示为一跳频信号发生器,其中CB555为555定时器,74LS194为四位双向移位寄存器,74LS160为十进制加法计数器。(1)当74LS194的状态为0001,画出74LS160的状态转换图,说明它是几进制计数器,并求输出Y的频率。 (2)已知74LS194工作在循环右移状态,当它的状态为0001,画出74LS194的状态转换图 参考答案: 4.问...